-
公开(公告)号:CN103995631B
公开(公告)日:2017-04-12
申请号:CN201410117737.1
申请日:2014-03-26
Applicant: 友达光电股份有限公司
IPC: G06F3/044
CPC classification number: G06F3/0416 , G06F3/044
Abstract: 本发明公开了一种触控面板。触控面板包含驱动线、栅极线、读取线与切换单元。驱动线用以传送驱动信号。栅极线用以传送扫描信号。读取线与驱动线形成感应电容,感应电容用以根据触控操作响应于驱动信号而产生第一感测信号。切换单元电性耦接栅极线及读取线,并用以根据扫描信号选择性地导通而将第一感测信号传送至读取线。
-
公开(公告)号:CN102495699B
公开(公告)日:2016-06-29
申请号:CN201110422369.8
申请日:2011-12-16
Applicant: 友达光电股份有限公司
IPC: G06F3/042
CPC classification number: G06F3/042 , G06F3/0416
Abstract: 一种自调式光感触控电路及其显示装置,该自调式光感触控电路包括有:光感应元件,可感测一触控状态,并接收第一控制信号,且由第一控制信号的电平致能光感应元件;可变电容器,与光感应元件耦接,可变电容器根据其两端所施加的电压差改变其电容值;及开关元件,与可变电容器耦接,并接收第二控制信号,且由第二控制信号的电平致能开关元件。藉此,可增加光感应元件的栅极电压差范围,进而提升光感应元件的灵敏度与准确性。
-
公开(公告)号:CN111352265B
公开(公告)日:2023-03-21
申请号:CN202010144604.9
申请日:2020-03-04
Applicant: 友达光电股份有限公司
IPC: G02F1/1333 , G02F1/1362 , G02F1/167 , G02F1/16755 , H01L27/12
Abstract: 一种阵列基板包括基板及设置于基板上的多条数据线、多条扫描线、多个像素单元、至少一条第一数据信号传输线及至少一条第二数据信号传输线。扫描线与数据线相交。各像素单元与数据线及扫描线电性连接。第一数据信号传输线与扫描线相交。第二数据信号传输线与数据线相交,第一数据信号传输线通过第一数据通孔电性连接第二数据信号传输线。第二数据信号传输线通过第二数据通孔电性连接数据线。
-
公开(公告)号:CN111338114B
公开(公告)日:2022-12-23
申请号:CN202010139730.5
申请日:2020-03-03
Applicant: 友达光电股份有限公司
IPC: G02F1/1333 , G02F1/1345
Abstract: 本发明公开一种母板、显示面板与阵列基板的制造方法,母板包括基板以及位于基板上的画素单元。画素单元的排列的轮廓构成第一弧形轨迹与第二弧形轨迹。第一弧形轨迹与第二弧形轨迹在第一方向上具有错位量。第一弧形轨迹的第一弧心与第二弧形轨迹的第二弧心不同。第一弧形轨迹的曲率半径实质上不同于第二弧形轨迹的曲率半径。
-
公开(公告)号:CN114863864A
公开(公告)日:2022-08-05
申请号:CN202210709917.3
申请日:2022-06-22
Applicant: 友达光电股份有限公司
IPC: G09G3/20 , G09G3/32 , G09G3/3208 , G09G3/36
Abstract: 本发明公开了一种显示面板,包括像素阵列基板、对应第一显示区设置的A个第一电路软板以及对应N个第二显示区的任一者设置的(M‑A)/N个第二电路软板。像素阵列基板包括多个像素、多条数据线和多条扫描线。这些像素设置在第一显示区和N个第二显示区内,并形成沿着第一方向排列的R1个像素列和延着第二方向排列的R2个像素行。这些数据线电性连接R1个像素列。这些扫描线电性连接R2个像素行。M为N的非整数倍,且A和(M‑A)/N为正整数。这些数据线电性连接A个第一电路软板和(M‑A)个第二电路软板。这些扫描线电性独立于A个第一电路软板。
-
公开(公告)号:CN112909018A
公开(公告)日:2021-06-04
申请号:CN202011330565.8
申请日:2020-11-24
Applicant: 友达光电股份有限公司
IPC: H01L27/12 , H01L21/77 , H01L27/32 , G02F1/1333 , G02F1/1343 , G02F1/1362
Abstract: 一种元件阵列基板的制作方法,至少包括以下步骤。在基板上形成第一图案化导电层、具有第一通孔的绝缘层、以及具有待移除部分及保留部分的第二图案化导电层,保留部分填入第一通孔中而与第一图案化导电层电性连接;形成覆盖保留部分的图案化光阻层,且移除第二图案化导电层的待移除部分;移除图案化光阻层;形成具有源极、漏极、与叠层部分的第三图案化导电层,且叠层部分位于保留部分上;形成图案化覆盖层;以及形成像素电极。保留部分与叠层部分的总厚度,大于源极或漏极的厚度。此外,还提出一种元件阵列基板。
-
公开(公告)号:CN112908234A
公开(公告)日:2021-06-04
申请号:CN202011252128.9
申请日:2020-11-11
Applicant: 友达光电股份有限公司
IPC: G09G3/20
Abstract: 本发明公开了一种显示装置,包括多个像素结构、多条第一连接导线以及多条第二连接导线。各像素结构包括分别对应多个显示波长的多个子像素结构。子像素结构分别耦接多条第一数据线,并分别耦接多条第二数据线。各第一连接导线用以连接对应相同显示波长的子像素结构的其中之二所分别耦接的第一数据线的其中之二。各第二连接导线用以连接对应相同显示波长的子像素结构的其中之二所分别耦接的第二数据线的其中之二。
-
公开(公告)号:CN112419885A
公开(公告)日:2021-02-26
申请号:CN202010775201.4
申请日:2020-08-03
Applicant: 友达光电股份有限公司
IPC: G09F9/30
Abstract: 本发明公开了一种电子装置,包括基板、横向信号线、第一纵向信号线、第二纵向信号线以及第一屏蔽纵线。横向信号线、第一纵向信号线、第二纵向信号线以及第一屏蔽纵线都配置于基板上。第一纵向信号线与第二纵向信号线相交横向信号线相交。第二纵向信号线连接横向信号线的其中一条。第一屏蔽纵线在基板的垂直投影位于第一纵向信号线在基板的垂直投影与第二纵向信号线在基板的垂直投影之间。
-
公开(公告)号:CN111403420A
公开(公告)日:2020-07-10
申请号:CN202010101900.0
申请日:2020-02-19
Applicant: 友达光电股份有限公司
Abstract: 本发明公开了一种像素阵列基板,包括基板、多条数据线、多条栅极线、多个像素及多条转接线。多条数据线设置于基板上,且在第一方向上排列。多条栅极线设置于基板上,且在第二方向上排列。第一方向与第二方向交错。多个像素设置于基板上。每一像素包括主动元件及像素电极,主动元件电性连接至一条数据线及一条栅极线,且像素电极电性连接至主动元件。多条转接线在第一方向上排列,且分别电性连接至多条栅极线。多个像素包括多个第一像素。在像素阵列基板的俯视图中,多个第一像素的多个像素电极的至少一者与一条转接线部分地重叠。此外,一种像素阵列基板的驱动方法也被提出。
-
公开(公告)号:CN111338114A
公开(公告)日:2020-06-26
申请号:CN202010139730.5
申请日:2020-03-03
Applicant: 友达光电股份有限公司
IPC: G02F1/1333 , G02F1/1345
Abstract: 本发明公开一种母板、显示面板与阵列基板的制造方法,母板包括基板以及位于基板上的画素单元。画素单元的排列的轮廓构成第一弧形轨迹与第二弧形轨迹。第一弧形轨迹与第二弧形轨迹在第一方向上具有错位量。第一弧形轨迹的第一弧心与第二弧形轨迹的第二弧心不同。第一弧形轨迹的曲率半径实质上不同于第二弧形轨迹的曲率半径。
-
-
-
-
-
-
-
-
-