-
公开(公告)号:CN104037159B
公开(公告)日:2017-01-25
申请号:CN201410275700.1
申请日:2014-06-19
Applicant: 北京大学
IPC: H01L23/528 , H01L21/768
CPC classification number: H01L29/0673 , B82Y10/00 , B82Y40/00 , H01L21/02236 , H01L21/02238 , H01L21/02271 , H01L21/0274 , H01L21/30604 , H01L21/30608 , H01L21/3083 , H01L21/31055 , H01L29/045 , H01L29/42392 , H01L29/66439 , H01L29/66795 , H01L29/775 , H01L29/785 , H01L2924/0002 , H01L2924/00
Abstract: 一种半导体结构,包括:一半导体衬底,多层超细硅线条,所述的多层超细硅线条的界面形状受衬底晶向和线条轴向晶向双重控制。形成方法包括:通过刻蚀工艺形成鱼鳍状硅岛Fin及其两端的源漏区;制备硅的腐蚀掩蔽层;形成多层超细硅线条。本发明的优点:最终形成的多层超细硅线条的位置与截面形状均匀、可控;对硅的各向异性腐蚀是自停止的,工艺窗口大,可在同一硅片上实现不同直径的硅线条;ICPECVD具有较强的窄槽填充能力,淀积牺牲层和腐蚀掩蔽层材料时无空洞;结合氧化技术可以制备尺寸小于10nm的线条,满足小尺寸器件关键工艺的要求;采用自上而下的加工方法,完全和体硅平面晶体管工艺兼容,工艺成本代价小。
-
公开(公告)号:CN103824759A
公开(公告)日:2014-05-28
申请号:CN201410098730.X
申请日:2014-03-17
Applicant: 北京大学
IPC: H01L21/02 , H01L21/336 , B82Y10/00
CPC classification number: H01L21/02603 , H01L29/0669
Abstract: 一种制备多层超细硅线条的方法,包括:制备硅的腐蚀掩蔽层;外延形成Fin及其两端的源漏区;形成多层超细硅线条。本发明的优点如下:原子层淀积可准确定义超细线条的位置,可控性好;对硅的各向异性腐蚀是自停止的,工艺窗口大,腐蚀所得的纳米线截面形貌均匀、平整;采用先制备掩膜,后外延沟道的方法,形成多层侧壁腐蚀掩膜的工艺简单,不论掩蔽层层数多少,仅需一次外延窗口的刻蚀即可得到多层侧壁掩膜;结合氧化技术可以制备尺寸小于10nm的线条,满足小尺寸器件关键工艺的要求;采用TMAH溶液湿法腐蚀多晶硅,操作简便,安全;不会引入金属离子,适用于集成电路制造工艺中;完全和体硅平面晶体管工艺兼容,工艺成本代价小。
-
公开(公告)号:CN105374752B
公开(公告)日:2018-02-13
申请号:CN201510701681.9
申请日:2015-10-26
Applicant: 北京大学
IPC: H01L21/8238
CPC classification number: H01L21/823885 , B82Y10/00 , B82Y40/00 , H01L21/823807 , H01L21/823814 , H01L21/823828 , H01L21/823871 , H01L21/823878 , H01L29/0676 , H01L29/401 , H01L29/4236 , H01L29/66439 , H01L29/66545 , H01L29/66666 , H01L29/775 , H01L29/7827
Abstract: 本发明公开了一种垂直纳米线晶体管的集成方法,属于CMOS超大规模集成电路(ULSI)中场效应晶体管逻辑器件领域。该方法结合图形化外延和侧壁替代栅以实现垂直纳米线晶体管集成,与现有的通过刻蚀形成垂直纳米线沟道的方法相比,能够精确地控制器件沟道的截面积大小和形貌,提高器件的特性的一致性;避免了现有方法中沟道形成过程中的刻蚀损伤,提高了器件的性能。
-
公开(公告)号:CN106611704A
公开(公告)日:2017-05-03
申请号:CN201510702268.4
申请日:2015-10-26
Applicant: 北京大学
IPC: H01L21/28
CPC classification number: H01L21/28518
Abstract: 本发明公开了一种超薄硅化物的制备方法。本方法为:1)在硅衬底上制备插入阻挡层;2)在制备的阻挡层上制备一金属层;3)对步骤2)得到的结构进行退火,使该金属层的金属扩散过该插入阻挡层并与硅反应形成超薄硅化物;4)去除多余的金属以及该插入阻挡层,得到超薄硅化物。本发明可实现小于2nm的超薄硅化物的制备,且通过改变插入阻挡层的厚度来控制驱入的金属量,以此可以得到同一金属但不同物相和不同厚度的硅化物,工艺可控性高;形成的超薄硅化物具有低电阻率、低肖特基势垒、均匀性好和平整度好的特点;对常规超薄硅化物制备方法中金属的淀积工艺窗口大大放宽;完全和体硅CMOS工艺相兼容,工艺简单,成本代价小。
-
公开(公告)号:CN103824759B
公开(公告)日:2016-07-06
申请号:CN201410098730.X
申请日:2014-03-17
Applicant: 北京大学
IPC: H01L21/02 , H01L21/336 , B82Y10/00
Abstract: 一种制备多层超细硅线条的方法,包括:制备硅的腐蚀掩蔽层;外延形成Fin及其两端的源漏区;形成多层超细硅线条。本发明的优点如下:原子层淀积可准确定义超细线条的位置,可控性好;对硅的各向异性腐蚀是自停止的,工艺窗口大,腐蚀所得的纳米线截面形貌均匀、平整;采用先制备掩膜,后外延沟道的方法,形成多层侧壁腐蚀掩膜的工艺简单,不论掩蔽层层数多少,仅需一次外延窗口的刻蚀即可得到多层侧壁掩膜;结合氧化技术可以制备尺寸小于10nm的线条,满足小尺寸器件关键工艺的要求;采用TMAH溶液湿法腐蚀多晶硅,操作简便,安全;不会引入金属离子,适用于集成电路制造工艺中;完全和体硅平面晶体管工艺兼容,工艺成本代价小。
-
公开(公告)号:CN101853874A
公开(公告)日:2010-10-06
申请号:CN201010157993.5
申请日:2010-04-28
Applicant: 北京大学
Abstract: 本发明提供了一种十字形纳米尺度存储结构电路及其串扰问题的解决方法,属于纳电子器件制备技术领域。该方法基于十字形存储系统的结构,利用阻止或减弱信号由下往上传输即可消除或削减串扰信号的特性,提出在每个节点的中间介质串联一整流器件,此整流器件对节点处的由上往下信号呈导通特性,对节点处的由下往上的信号呈高阻特性,由此可以阻止串扰信号通过,并让预期信号通过。本发明可有效地解决十字形纳米尺度存储结构电路中串扰问题,在工艺上具有很强的可操作性,为十字形纳米尺度存储结构实现高密度集成奠定技术基础。
-
-
-
-
-