-
-
公开(公告)号:CN116112785B
公开(公告)日:2023-08-22
申请号:CN202310169202.8
申请日:2023-02-27
Applicant: 之江实验室
IPC: H04N23/617 , H04N23/73
Abstract: 本发明公开一种基于FPGA的图像传感器帧率控制系统及控制方法,系统包含图像传感器和FPGA芯片;FPGA芯片包括曝光时间设置模块、帧率计算和控制模块。该方法包含如下步骤:在FPGA内部设置目标帧率,通过目标帧率计算出产生一张目标图像所需要的时间;根据FPGA提供给传感器的实际时钟频率,计算实际产生一张图像所需要的时间;在FPGA内部设定曝光时间;将曝光时间和实际产生一张图片的时间相加与目标时间做对比,如果目标时间大于上述的相加和,可以直接进行图像输出,如果目标时间小于上述描述的相加和,通过调整传感器的ROI区域来降低实际产生图片的时长,以满足目标时间。本发明能够更加灵活的控制图像帧率,大大方便了该图像传感器在不同帧率场景下的使用。
-
公开(公告)号:CN116489361A
公开(公告)日:2023-07-25
申请号:CN202310744995.1
申请日:2023-06-25
Applicant: 之江实验室
IPC: H04N19/146 , H04N19/70
Abstract: 本发明公开了一种基于FPGA的JPEG编码码流控制方法和装置,该方法基于FPGA实现JPEG图像编码,同时根据编码码流大小和输出带宽大小,通过调节编码参数实时调节JPEG编码器输出码流;首先确定输入图像分辨率、帧率、输入模式、量化位宽、压缩质量系数、编码输出模式、输出带宽限制、优化策略和优化模式;然后在配置参数发生改变时,根据输入参数对图像进行优化;再对输入图像进行JPEG编码压缩;最后根据输出带宽限制和编码压缩后图像的编码大小调节优化系数。本发明采用流水线设计,处理延迟低,适配灰度图和彩色图,根据输出带宽实时调节编码器,在保证图像大小满足带宽的前提下,保证编码质量,提高了输出带宽的利用率。
-
公开(公告)号:CN116188633A
公开(公告)日:2023-05-30
申请号:CN202310454350.4
申请日:2023-04-25
Applicant: 之江实验室
Abstract: 本说明书提供的一种仿真遥感影像生成的方法、装置、介质及电子设备中,获取无云遥感影像,并根据获取的云掩膜影像确定待添加云影像,针对每个坐标,确定该坐标对应的第一透光率以及第二透光率,最后根据所述待添加云影像、所述无云遥感影像、该坐标对应的第一透光率以及所述第二透光率、确定出云仿真遥感影像。从上述方法中可以看出,根据真实的云遥感影像,确定与所述无云遥感影叠加的待添加云影像,并确定待添加云影像中各像素点的第一透光率以及无云遥感影像中各像素点的第二透光率,确定生成的仿真遥感影像中各像素点的像素值,使所述仿真遥感影像更加真实。
-
公开(公告)号:CN116033730A
公开(公告)日:2023-04-28
申请号:CN202310327821.5
申请日:2023-03-27
Applicant: 之江实验室
IPC: H05K7/20 , H01L23/367 , H01L23/467
Abstract: 本发明涉及一种机箱及飞行设备,所述机箱包括箱体、控制组件以及散热组件,所述箱体具有主控腔和与所述主控腔连通的通孔;所述控制组件包括主控面板及设置于所述主控面板的芯片,所述主控面板安装于所述主控腔,所述芯片对应于所述通孔;所述散热组件包括散热器和设置于所述散热器的导热件,所述散热器被安装于所述箱体以封盖所述通孔,所述导热件通过所述通孔伸入所述主控腔以与所述芯片抵接。以解决现有机箱结构散热不佳及屏蔽效果差等问题。
-
公开(公告)号:CN115393196A
公开(公告)日:2022-11-25
申请号:CN202211306562.X
申请日:2022-10-25
Applicant: 之江实验室
Abstract: 本发明公开了一种无人机面阵摆扫的红外多序列影像无缝拼接方法,该方法是对红外影像灰度拉伸并进行特征点提取,根据原始坐标建立矢量关系,对具有重叠区域影像的特征点匹配并结合坐标计算中心控制点,根据航向和翼展方向进行影像分区并计算各区的坐标偏移量,根据距离中心点的距离和距离四个垂直重叠区域方向的角度确定所有像元的偏移量,计算相邻影像的成本和价值矩阵并加权求解最佳缝合线实现无缝拼接。本发明考虑面阵摆扫的航空红外多序列影像特点,利用特征点和中心控制点进行变形,并寻找重叠区域差异最小处作为缝合线实现快速无缝拼接,实现方法简单高效,变形失真小,拼接精度高。
-
公开(公告)号:CN115033843B
公开(公告)日:2022-11-08
申请号:CN202210948609.6
申请日:2022-08-09
Applicant: 之江实验室
Abstract: 本发明公开一种基于三角脉动阵列的协方差矩阵计算的电路实现方法,该方法对协方差计算公式执行转换处理,使之适于数字电路并行计算;根据三角脉动阵列尺寸,对待求协方差矩阵进行分块,从而定制行—列“Z”型交织寻址方式的数据结构,为三角脉动阵列并发同步提供操作数输入;脉动阵列为三角形结构,包含对角线处理单元和内部普通处理单元,对角线处理单元包含列向量乘累加与列向量求和功能且有三种工作模式,内部普通处理单元不含列向量求和功能,所有处理单元在同一时钟下以脉动方式并行流水线工作。本发明适合于各种尺寸规模的协方差矩阵计算,尤其是基于数字电路方式实现的协方差矩阵计算。
-
-
-
-
-
-