-
公开(公告)号:CN111900983B
公开(公告)日:2022-11-04
申请号:CN202010572436.3
申请日:2020-06-22
Applicant: 东南大学
Abstract: 本发明公开了一种基于相关的SAR ADC电容失配误差的后台校准方法,利用检测跳过算法以及对齐切换技术将伪随机信号PN注入到余量电压中,然后在后台将数字信号与伪随机信号PN进行相关操作,电容失配误差可以被提取出来。由于注入到余量电压中的权重误差相对于总的电容很小,因此由于注入所带来的余量增量可以忽略。因此,该校准算法不需要增加额外电路检测注入的条件,同时还可以最小化冗余范围的开销。仿真结果表明,经过校正后,信噪失真比由35.9dB提高到61.1dB,无杂散动态范围由41.2dB提高到79.3dB。
-
公开(公告)号:CN111900945B
公开(公告)日:2022-11-04
申请号:CN202010572706.0
申请日:2020-06-22
Applicant: 东南大学
Abstract: 本发明公开了一种应用于电流模无源混频器的跨阻放大器,该跨阻放大器由无源电阻电容和三级跨导放大器构成,电阻的作用是提供电流‑电压转换,并提供一定的增益,电容的主要作用是滤除高频阻塞;所述三级跨导放大器电路为高增益宽带放大器,主要在其带宽和增益两项主要性能指标上进行优化,利用零点补偿方法而不是传统的米勒补偿的方法来满足其稳定性的要求。本发明作为无源电流模混频器的核心模块电路,综合了跨阻放大器和信道滤波器的功能,以最少的滤波器阶数实现了较高的带内和带外线性度,以及较高的滤波品质因数。同时,噪声性能和版图面积也最优。
-
公开(公告)号:CN109412593B
公开(公告)日:2022-06-03
申请号:CN201811036460.4
申请日:2018-09-06
Applicant: 东南大学
Abstract: 本发明公开了一种部分分裂流水线逐次逼近型ADC数字校准电路,属于基本电子电路的技术领域,尤其涉及流水线‑逐次逼近型模数转换器的后台校准方法。整体架构由两级逐次逼近型ADC构成,前级包括DAC模块、比较器模块、近似检测器和SAR逻辑模块,后级包括两个相同的分离ADC,两级之间通过余量放大器模块连接。通过采用后级分离ADC结构并将输出码作差的方式,在数字域实现了一种DAC实际位权重的校准方法。电路结构简单,显著改善由电容失配和运放有限增益导致的信噪失真比下降,提高ADC整体转换精度,优化电路性能。
-
公开(公告)号:CN109039332B
公开(公告)日:2022-04-01
申请号:CN201810613627.2
申请日:2018-06-14
Applicant: 东南大学
Abstract: 本发明公开了一种逐次逼近型模数转换器及其低功耗开关算法,通过采用分裂的电容阵列结构以及合理的控制逻辑设置,极大的降低了SAR ADC中电容阵列在开关切换过程中消耗的能量。与传统开关算法相比,本发明提出的开关算法节省了99.76%的转换能量和75%的电容面积,提高了经济效益。此外,本发明提出的开算法使得电容阵列的输出共模电压只在最低位转换时有微小变化,极大的降低了比较器设计的复杂度。
-
公开(公告)号:CN108667432B
公开(公告)日:2021-12-28
申请号:CN201810541124.9
申请日:2018-05-30
Applicant: 东南大学
Abstract: 本发明公开了一种高效率高线性度包络调制器,包括依次连接的包络整形单元、偏置跟踪单元、线性放大级、电流感应单元、迟滞比较器、开关驱动单元和开关放大级。包络整形单元对输入包络进行直流移位和削峰处理后输入到线性放大级和偏置跟踪单元。偏置跟踪单元将线性放大级的AB类输出NMOS晶体管的栅极电压反馈给包络整形单元后输出正的移位电压。线性放大级的电阻反馈网络对包络信号线性放大整形,并补偿开关放大级的纹波电流。电流感应单元检测线性放大级的输出电流,并在传感电阻上产生压降。开关驱动单元加强迟滞比较器输出信号以驱动后级开关放大级工作。本发明包络调制器的线性度高,功耗低。
-
公开(公告)号:CN113810053A
公开(公告)日:2021-12-17
申请号:CN202111072372.1
申请日:2021-09-14
Applicant: 东南大学
Abstract: 本发明公开了一种应用于逐次逼近型模数转换器的旁路窗口开关方法,模数转换器包括采样开关、电容阵列、比较器、数字控制逻辑电路和拼码器。该方法包括采样、转换和拼码三个阶段,差分输入电压VIP和VIN通过采样开关连接到电容阵列的顶极板,比较器对电容阵列顶极板电压进行比较,得出对应数字码,根据数字码控制电容阵列底极板的连接;本发明首次切换在电容顶极板产生一个旁路窗口,在窗口内,只需经N‑2次比较,拼码后得到N位数字码,在窗口外,经N+1次比较,拼码后得到N位数字码。对比传统开关算法,本发明降低了的CDAC功耗,输入电压在窗口内降低了DAC功耗,节省一半电容面积,实现了能效、面积的折中。
-
公开(公告)号:CN108540131B
公开(公告)日:2021-06-01
申请号:CN201810203659.5
申请日:2018-03-13
Applicant: 东南大学
IPC: H03M1/10
Abstract: 本发明公开了一种适用于非环路结构SAR ADC的乱序及校准方法,包括:对ADC中参考比较器进行前台校准,包括:对参考比较器的正输入端和负输入端进行比较,根据该比较结果增加电压值以补偿失调;在每个转换周期下对比较器进行乱序操作,采用伪随机数序列选取一个来比较第二次转换的MSB位;对乱序操作后的比较器进行校准,包括:判断当前比较周期是否为LSB位的比较,及在判断为LSB位比较时,对参考比较器和LSB位比较器的输出结果对比,根据对比结果增加LSB位比较器输入的校准电压。本发明通过比较乱序后的LSB位比较器与固定的参考比较器输出结果的不同来进行校准,不会增加额外的时间,加快了校准算法收敛的速度。
-
公开(公告)号:CN112803899A
公开(公告)日:2021-05-14
申请号:CN202011578189.4
申请日:2020-12-28
Applicant: 东南大学
Abstract: 本发明公开了一种采用噪声抵消的无片内电感单转双的低噪声放大器,包括输入放大级电路、第一噪声抵消电路和第二噪声抵消电路、第一输出缓冲级电路和第二输出缓冲级电路。输入放大级电路在一对共源晶体管上分别对应连接一个共源共栅晶体管,利用耦合电容将第一共源晶体管的漏端反相信号耦合到第二共源晶体管的栅极,实现将单端输入信号转换成双端输出信号;利用共源共栅晶体管、噪声抵消电路和输出缓冲级电路将共源晶体管放大的电流通过两条不同的支路流进输出缓冲级电路的两个不同晶体管栅极,实现信号差分放大及噪声抵消。本发明一方面对来自衬底和电源线的脉冲干扰和噪声的抗干扰性强,另一方面减少了芯片面积以及噪声,提高了集成度。
-
公开(公告)号:CN112583409A
公开(公告)日:2021-03-30
申请号:CN202011578188.X
申请日:2020-12-28
Applicant: 东南大学
IPC: H03M1/46
Abstract: 本发明公开了一种应用于逐次逼近型模数转换器及其三电平开关方法,方法包括对于输入信号VIP和VIN,经N次比较后,得到N位数字码,分为采样和转换两个阶段,在采样阶段,输入信号VIP和VIN通过采样开关分别连接到上下电容阵列的顶极板,各电容的底极板连接到对应电压;在转换阶段,比较器对上下电容阵列顶极板电压进行MSB位至LSB位的比较,得出对应数字码,根据数字码控制电容阵列中电容底极板的连接关系;经N次比较得到N位数字码。本发明首次切换在电容顶极板产生±Vref的电压变化,从而将电容阵列参考电压Vref降低为一般方法的一半。对比传统开关算法,本发明降低99.79%的DAC功耗,节省75%的电容面积,共模电平偏移仅为0.5LSB,实现了能效、面积和共模电平的折中。
-
公开(公告)号:CN111900983A
公开(公告)日:2020-11-06
申请号:CN202010572436.3
申请日:2020-06-22
Applicant: 东南大学
Abstract: 本发明公开了一种基于相关的SAR ADC电容失配误差的后台校准方法,利用检测跳过算法以及对齐切换技术将伪随机信号PN注入到余量电压中,然后在后台将数字信号与伪随机信号PN进行相关操作,电容失配误差可以被提取出来。由于注入到余量电压中的权重误差相对于总的电容很小,因此由于注入所带来的余量增量可以忽略。因此,该校准算法不需要增加额外电路检测注入的条件,同时还可以最小化冗余范围的开销。仿真结果表明,经过校正后,信噪失真比由35.9dB提高到61.1dB,无杂散动态范围由41.2dB提高到79.3dB。
-
-
-
-
-
-
-
-
-