-
公开(公告)号:CN109150174A
公开(公告)日:2019-01-04
申请号:CN201810629742.9
申请日:2018-06-19
Applicant: 三星电子株式会社
IPC: H03L7/107
CPC classification number: H03L7/1072 , H03L7/087 , H03L7/089 , H03L7/091 , H03L7/093 , H03L7/0992 , H03L7/1075 , H03L7/18 , H03L7/199 , H03L2207/50
Abstract: 一种数字锁相环电路包括相位频率检测器、带宽校准器、数字环路滤波器和数字控制振荡器。相位频率检测器产生第一检测值和第二检测值,第一检测值和第二检测值中的每一个与参考信号的相位与反馈信号的相位之间的顺序相关联。带宽校准器将第二检测值的信号电平放大增益值以产生放大的检测值,并且基于第一检测值来调整增益值。数字环路滤波器基于放大的检测值来产生数字码。数字控制振荡器产生具有对应于数字码的频率的输出信号。反馈信号基于输出信号产生并被反馈到相位频率检测器。
-
公开(公告)号:CN109104185A
公开(公告)日:2018-12-28
申请号:CN201810644229.7
申请日:2018-06-21
Applicant: 三星电子株式会社
IPC: H03L7/093
Abstract: 本申请提供一种数字锁相环和数字锁相环的操作方法。所述数字锁相环包括数字鉴相器、数字环路滤波器、数字控制振荡器、第一分频器、第二分频器、抖动块和数字相位域滤波器,其中,所述第一分频器基于第一分频值对振荡信号的第二频率进行分频并且输出分频结果作为具有第三频率的分频信号,所述第二分频器基于第二分频值对振荡信号的第二频率进行分频并输出分频结果作为具有最终频率的输出信号,所述抖动块接收所述分频信号并且随着所述分频信号通过的周期基于预置样式对所述第一分频值执行抖动,并且所述数字相位域滤波器在相位域中对所述分频信号执行第二低通滤波并输出所述第二低通滤波的结果作为反馈信号。
-
公开(公告)号:CN105811924A
公开(公告)日:2016-07-27
申请号:CN201610016133.7
申请日:2016-01-11
Applicant: 三星电子株式会社
Abstract: 提供一种在PVT变化期间稳定的时钟发生器和具有其的片上振荡器。提供一种包括两个输入信号的特征随时间变化的比较器的时钟发生器。具有电阻器和至少一个恒定电流源的电压控制器产生与恒定电流源的输出电流和电阻器的电阻值成比例的直流(DC)电压。比较器将由电压控制器产生的斜坡电压与DC电压进行比较。
-
-