半导体存储器装置及其操作方法以及存储器系统

    公开(公告)号:CN109036492A

    公开(公告)日:2018-12-18

    申请号:CN201810381498.9

    申请日:2018-04-25

    Abstract: 本发明提供一种半导体存储器装置及其操作方法以及存储器系统。半导体存储器装置包含存储单元阵列、错误校正码引擎、输入/输出门控电路以及控制逻辑电路。所述存储单元阵列包含存储体阵列,存储体阵列中的每一个包含第一子阵列和第二子阵列,且第一子阵列和第二子阵列中的每一个包含用以存储数据位的正常单元区以及用以存储奇偶校验位的奇偶校验单元区。错误校正码引擎产生奇偶校验位且校正错误位。输入/输出门控电路连接于错误校正码引擎与存储单元阵列之间。控制逻辑电路控制输入/输出门控电路以根据突发长度的整倍数对正常单元区执行列存取,且部分地根据突发长度的非整倍数对奇偶校验单元区执行列存取。

    平衡编码数据总线反转数据的方法和系统

    公开(公告)号:CN101079317B

    公开(公告)日:2012-01-18

    申请号:CN200710128852.9

    申请日:2007-04-04

    Inventor: 裴升浚

    CPC classification number: G11C7/1006 G11C7/02 G11C7/1048 G11C11/406

    Abstract: 一种用于减少刷新存储器需要的功率消耗方法和装置,接收通过使用数据总线反转DBI方法编码多位数据获得的DBI数据,该DBI数据具有对于多位数据的不同情况下零位的数目之间的第一增量Δ,所述第一增量Δ在零和DBI最大值之间,DBI最大值等于DBI数据的零位的数目的最大值;平衡编码DBI数据以对多位数据的每一种情况平衡DBI数据间的零位的数目;以及输出在多位数据的不同情况下具有零位的数目的平衡数据,所述平衡数据的零位的数目是在最小数和最大数值间,最小数大于零并小于或等于DBI最大值,最大数等于最小数加上第二增量Δ,第二增量Δ小于第一增量Δ并且大于零。

    用于减少和/或消除终端失配的参考电压发生器

    公开(公告)号:CN101105695B

    公开(公告)日:2011-02-09

    申请号:CN200710129252.4

    申请日:2007-05-10

    CPC classification number: H03K19/017545

    Abstract: 一种系统,包括多个传输线、输出相应的信号至多个传输线的每个的发射器、通过相应的传输线接收多个信号中的每个的接收器,该接收器包括:连接至传输线的连接路径;沿连接路径分布的多个终端电路;每个终端电路从连接路径接收唯一终端电压、接收相应的信号以及输出终端输入信号;包括连接至公共电压的多个参考电压发生器单元的参考电压发生器,每个参考电压发生器唯一地接收至少一个唯一终端电压和输出参考电压;以及接收相应的信号和从参考电压发生器输出的多个参考电压的适当参考电压的多个数据输入缓冲器。

    使用数据总线反转的低功率平衡编码

    公开(公告)号:CN101079317A

    公开(公告)日:2007-11-28

    申请号:CN200710128852.9

    申请日:2007-04-04

    Inventor: 裴升浚

    CPC classification number: G11C7/1006 G11C7/02 G11C7/1048 G11C11/406

    Abstract: 一种用于减少刷新存储器需要的功率消耗方法和装置,接收使用数据总线反转(DBI)编码的数据,DBI数据具有用于零和DBI极限之间不同情况下零的数目之间的第一增量Δ,平衡编码DBI数据以平衡通过DBI数据零的数目,并且输出对于不同情况零的数目的数据,所述情况是最小数大于零并且小于或等于DBI极限并且最大数等于最小数加上第二Δ,第二Δ小于第一Δ。

Patent Agency Ranking