-
公开(公告)号:CN101048755A
公开(公告)日:2007-10-03
申请号:CN200580036549.5
申请日:2005-10-25
Applicant: 罗伯特·博世有限公司
IPC: G06F11/16
CPC classification number: G06F11/183 , G06F9/30181 , G06F9/30189 , G06F9/3851 , G06F11/1641 , G06F11/1695 , G06F11/187 , G06F2201/845
Abstract: 用于在具有至少三个处理单元的计算机系统中进行转换以及进行数据比较的方法和设备,其中设置有转换装置,并且在至少两个运行模式之间进行转换,其中设置有比较装置,并且第一运行模式对应于比较模式并且第二运行模式对应于性能模式,其特征在于,在比较模式中设置表决,至少作为3选2的评价,其中设置有控制装置,通过这些控制装置能够设定该表决。
-
公开(公告)号:CN101048746A
公开(公告)日:2007-10-03
申请号:CN200580036442.0
申请日:2005-10-25
Applicant: 罗伯特·博世有限公司
IPC: G06F11/16
CPC classification number: G06F11/1679 , G06F11/1641 , G06F11/1654 , G06F11/1695 , G06F2201/845
Abstract: 一种用于评价具有至少两个执行单元的计算机系统的信号的方法和设备,其中,在该计算机系统中,在至少两个工作模式之间进行转换,并且第一工作模式与比较模式相对应,而第二工作模式与性能模式相对应,其特征在于,在计算机系统中产生模式信号和/或模式信号的变化,该模式信号表明刚刚所处的工作模式,并且在该计算机系统之外至少提供模式信号的变化和/或该模式信号本身用于进行评价。
-
公开(公告)号:CN101048730A
公开(公告)日:2007-10-03
申请号:CN200580036486.3
申请日:2005-10-25
Applicant: 罗伯特·博世有限公司
CPC classification number: G06F9/3851 , G06F9/30076 , G06F9/30189 , G06F9/3885 , G06F11/1641 , G06F11/1695 , G06F2201/845
Abstract: 用于在具有至少两个执行单元的计算机系统中进行转换的方法和设备,其中包含转换装置,该转换装置如此被构造,使得该转换装置在至少两种运行模式之间转换,其中第一运行模式对应于比较模式,而第二运行模式对应于性能模式,其特征在于,设置中断控制器,并且此外设置至少三个存储区,其中如此对所述存储区进行访问,使得第一存储区被分配给至少一个第一执行单元,第二存储区被分配给至少一个第二执行单元,并且至少一个第三存储区能够被分配给至少两个执行单元。
-
公开(公告)号:CN1993680A
公开(公告)日:2007-07-04
申请号:CN200580026668.2
申请日:2005-08-03
Applicant: 罗伯特·博世有限公司
IPC: G06F11/16
CPC classification number: G06F11/1641 , G06F11/1679 , G06F11/1695 , G06F2201/845
Abstract: 公开了用于延迟双计算机系统的数据和/或指令访问的延迟单元(102)和方法,其中该双计算机系统具有第一计算机(100)和第二计算机(101),其中该第一和第二计算机以某一时间偏移工作,并且该延迟单元如此来构造,使得双计算机系统中的该时间偏移在访问数据和/或指令时在这两个计算机的至少一个中被补偿,以及还公开了用于延迟具有用于识别差错的差错发现机制的、计算机系统的数据和/或指令访问的方法和延迟单元,其特征在于,补偿未延迟的数据和/或指令访问与差错识别之间的持续时间。
-
公开(公告)号:CN105051700B
公开(公告)日:2017-10-20
申请号:CN201480015235.6
申请日:2014-03-05
Applicant: 苹果公司
IPC: G06F11/10
CPC classification number: G06F3/0619 , G06F3/064 , G06F3/0688 , G06F3/0689 , G06F11/10 , G06F11/1048 , G06F11/1076 , G06F11/108 , G06F11/1402 , G06F11/3409 , G06F2201/845
Abstract: 本发明公开了一种方法,该方法包括在控制存储器的存储器控制器中,评估存储器中剩余的可用存储器空间以写入数据。在存储器控制器中,根据可用存储器空间选择冗余存储配置。使用所选择的冗余存储配置对数据计算冗余信息。将数据和冗余信息写入存储器中的可用存储器空间。
-
公开(公告)号:CN105204965A
公开(公告)日:2015-12-30
申请号:CN201510404027.1
申请日:2015-05-20
Applicant: 英特尔公司
IPC: G06F11/20
CPC classification number: G06F11/2033 , G06F11/1428 , G06F11/2002 , G06F13/4027 , G06F13/4221 , G06F2201/845 , G06F2201/85
Abstract: 用于多节点环境中的动态节点修复的方法和装置。多节点平台控制器中心(MN-PCH)被配置为通过使用专用接口和部件以及共享能力来支持多个节点。接口和部件可以被配置为由相应的节点使用,或者可以被配置为支持增强的恢复作为冗余的主和备用接口和部件。响应于检测到有故障或有故障的主接口或部件,MN-PCH自动地执行故障转移操作以利用备用接口或部件来替换主接口或部件。此外,故障转移操作对运行在平台节点上的操作系统是透明的。
-
公开(公告)号:CN104718532A
公开(公告)日:2015-06-17
申请号:CN201380053613.5
申请日:2013-10-16
Applicant: 大陆-特韦斯贸易合伙股份公司及两合公司
CPC classification number: B60T7/12 , G05B15/02 , G05D1/0055 , G06F9/544 , G06F11/1629 , G06F2201/845
Abstract: 本发明涉及一种用于控制和/或调节至少一个机动车系统的电子控制单元(30),包括至少一个集成的微控制器系统(34),微控制器系统用于运行软件并具有至少两个微控制器单元(1、1'),每个微控制器单元运行至少一个独立的操作系统(5、5'),其中,设有至少一个接口(2)以用于在微控制器单元(1、1')之间交换信息,其特征在于,第一微控制器单元(1)这样设计,使得其对第一机动车系统、特别是机动车制动系统进行控制和/或调节,第二微控制器单元(1')这样设计,使得其能够借助于接口(2)为第一微控制器单元(1)提供用于控制和/或调节第一机动车系统的规定值。本发明还包括该电子控制单元的应用。
-
公开(公告)号:CN104346306A
公开(公告)日:2015-02-11
申请号:CN201410376666.7
申请日:2014-08-01
Applicant: 英飞凌科技股份有限公司
CPC classification number: G06F11/0772 , G06F11/16 , G06F11/1637 , G06F11/1654 , G06F11/167 , G06F11/1675 , G06F11/2221 , G06F11/277 , G06F2201/845 , G06F11/1629 , G06F13/28
Abstract: 本发明涉及高完整性DMA操作的系统和方法。用于直接存储器访问(DMA)操作的系统和方法提供用于:接收DMA请求程序;分派被接收的DMA请求程序到多个DMA引擎中的一个或多个用于处理被接收的DMA请求程序;并且如果被接收的DMA请求程序中的一个是安全请求程序,分派安全请求程序到多个DMA引擎中的至少两个DMA引擎用于处理安全请求程序,禁用用于耦合至少两个DMA引擎中的至少一个DMA引擎到存储器的总线接口,比较至少两个DMA引擎的输出,并且如果至少两个DMA引擎的输出的比较彼此不同,产生错误消息。
-
公开(公告)号:CN103250127A
公开(公告)日:2013-08-14
申请号:CN201180054920.6
申请日:2011-10-18
Applicant: 松下电器产业株式会社
IPC: G06F3/06
CPC classification number: G06F11/2089 , G06F11/1088 , G06F11/1662 , G06F11/2094 , G06F11/3034 , G06F11/3055 , G06F2201/845
Abstract: 本发明目的在于提供一种能够根据通信路径的构成类别变更执行再冗余化的判断基准的阵列管理装置。将多个储存器冗余化、并且控制对各储存器的访问的阵列管理装置存储向所述多个储存器各自的通信路径的构成类别,反复确认对所述多个储存器各自的访问成功还是失败,在通过该确认而确认到对一个储存器的访问失败的情况下,根据该一个储存器的通信路径的构成类别导出从对该一个储存器的访问失败开始到执行冗余化为止的待机时间,在经过导出的所述待机时间为止的时期间,如果通过再次的确认动作没有确认到对该一个储存器的访问成功,则使用除了该一个储存器之外的其它的储存器进行冗余化。
-
公开(公告)号:CN101539875B
公开(公告)日:2012-04-11
申请号:CN200910132513.7
申请日:2000-10-04
Applicant: 英特尔公司
Inventor: N·T·夸克
IPC: G06F11/16
CPC classification number: G06F11/1641 , G06F11/165 , G06F11/1658 , G06F11/1679 , G06F2201/845
Abstract: 本发明涉及纠正软错误的固件机。本发明提供一种计算机系统,包括有双执行核心的处理器和存储错误恢复程序的非易失性存储器。当处理器处于冗余执行模式时处理器的执行核心以锁定步骤操作,当处理器处于分离执行模式时它们独立地操作。当处理器在以冗余执行模式执行的同时检测到软错误时错误恢复程序被调用。错误恢复程序切换处理器到分离执行模式。在分离模式下,每个执行核心保存未损坏的处理器状态数据到指定的存储单元并用来自另一个执行核心的相应的处理器状态数据更新任何已损坏的数据。错误恢复程序返回处理器到冗余模式,用恢复的处理器状态数据初始化每个执行核心,并返回处理器的控制到检测到软错误时正在执行的程序线程。
-
-
-
-
-
-
-
-
-