-
公开(公告)号:CN115185868A
公开(公告)日:2022-10-14
申请号:CN202210912301.6
申请日:2022-07-29
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种抗干扰高可靠异步主机访问启动电路及其工作方法,该电路由三级D触发器和一个二输入与门连接。该结构使得三级D触发器均采用主机接口电路的全局时钟作为工作时钟,不存在主机访问选通信号上的抖动或毛刺上的变化造成触发器的时钟沿误翻转的现象;当主机访问选通信号上出现抖动或者干扰毛刺后,电路可以快速恢复到初始态并继续正常完成主机访问的识别和启动,具有抗干扰能力强、可靠性高的特点。
-
公开(公告)号:CN113810109B
公开(公告)日:2022-09-27
申请号:CN202111277437.6
申请日:2021-10-29
Applicant: 西安微电子技术研究所
IPC: H04B10/25 , H04B10/2575 , H04L41/0896 , H04L69/18
Abstract: 本发明公开了一种多协议多业务光纤通道控制器及其工作方法,该控制器包含物理接口模块、主机接口逻辑模块、发送控制逻辑模块、多业务QoS配置模块、多协议解析模块、接收控制模块、流量控制模块、端口状态机模块和数据存储模块。通过该控制器可以解决光纤通道支持用户协议单一、大容量数据及控制信息发送冲突的问题,可以实现多用户协议兼容、音视频等大容量数据高带宽和控制信息的实时性传输。
-
公开(公告)号:CN115865846B
公开(公告)日:2025-04-22
申请号:CN202211274566.4
申请日:2022-10-18
Applicant: 西安微电子技术研究所
IPC: H04L49/253 , H04L49/25
Abstract: 本发明公开了一种PCIe交换电路直通模式控制方法,属于集成电路设计领域。本发明在PCIe交换电路内部为每个端口设置入端交换控制寄存器和出端交换控制寄存器,分段控制输入端口和输出端口的交换方式,使得用户可以对从PCIe交换电路不同端口进入或输出的事务包进行差异化交换控制,提高了PCIe交换电路应用的灵活性从而提升了系统的整体交换性能。本发明通过对不同输出端口出端交换控制寄存器的不同设置,使从同一输入端口进入的交换事务面向不同输出端口采用不同的交换方式;另外,还可以通过对不同输入端口入端交换控制寄存器的不同设置使从不同端口输入、同一端口输出的交换事务采用不同的交换方式。
-
公开(公告)号:CN117555840A
公开(公告)日:2024-02-13
申请号:CN202311371547.8
申请日:2023-10-20
Applicant: 西安微电子技术研究所
IPC: G06F13/40
Abstract: 本发明公开了一种PCIe交换器端口管理结构、访问控制方法及系统,采用请求事务分解模块对接收的信息进行解析,按照事务的接收顺序在路由查找表模块中对事务的目的地址进行路由。出现两个以上端口同时对某一个端口进行访问,可能发生死锁现象,导致端口无法继续接收和发送事务,端口访问控制模块对各端口收到事务的控制信号进行监测并通过仲裁模块对访问请求进行处理,能够有效避免死锁,提高了访问效率。因此,端口访问控制模块可以根据实际配置的端口数调整端口控制信号,对全部端口访问进行管理,实现各端口之间的事务交换。再结合完成包组装模块实现对接口返回寄存器读出值及请求事务头标信息实现完成包组装,传输至上游设备完成端口配置。
-
公开(公告)号:CN113985248B
公开(公告)日:2023-07-11
申请号:CN202111250961.4
申请日:2021-10-26
Applicant: 西安微电子技术研究所
IPC: G01R31/28
Abstract: 本发明公开了一种PCIe交换电路的高温动态老炼系统和方法,属于集成电路设计及测试领域。该系统功能上最大化的覆盖了电路的物理层功能、控制器功能和事务路由交换等功能,使得电路的每个端口在老炼期间均进行了事务的发送和接收,按照PCIe交换电路正常的工作频率和总线接口速率进行了动态老炼;本发明无需为每只老炼电路外接PCIe根复合体设备和众多的PCIe端点设备就可以按照电路的工作频率和总线接口速率进行老炼,极大的节省了老炼板上元器件的使用成本;同时,本发明因为老炼板上外围PCIe设备的减少使老炼单板上实现了更多的工位,在同一老炼高温箱中可以老炼更多电路,节省了试验成本。
-
公开(公告)号:CN116150077A
公开(公告)日:2023-05-23
申请号:CN202310180550.5
申请日:2023-02-28
Applicant: 西安微电子技术研究所
Abstract: 本发明提供一种PCIe交换电路的出端口事务处理装置及方法,包括主控制模块,所述主控制模块交互连接有界限生成和载荷FIFO控制模块、信息生成和头FIFO控制模块和端口仲裁逻辑模块,界限生成和载荷FIFO控制模块交互连接有解析转换模块和两个载荷FIFO,信息生成和头FIFO控制模块交互连接有载荷接收和转换模块和三个包头FIFO,解析转换模块交互连接有载荷接收和转换模块和端口仲裁逻辑模块,所述端口仲裁逻辑模块交互连接有仲裁表及其加载模块,三个包头FIFO和两个载荷FIFO输出端均连接有读取发送模块;本申请以三个包头FIFO和两个载荷FIFO分类存储了接收的事务包,事务的写入和读取控制简单可靠;避免了部分延迟敏感的输入端口的事务无法及时通过该出端口输出。
-
公开(公告)号:CN114866497B
公开(公告)日:2023-05-02
申请号:CN202210674910.2
申请日:2022-06-15
Applicant: 西安微电子技术研究所
IPC: H04L49/10 , H04L49/00 , H04L49/35 , H04L49/111
Abstract: 本发明提供一种全局异步站内同步的PCIe交换电路装置和方法,该系统包括若干个站模块,所有的站模块共同连接有访问仲裁模块;所述访问仲裁模块通过EERROM控制器和外部的EERROM交互,所述访问仲裁模块通过IIC总线控制器与外部的IIC主机交互;所述站模块通过PCIe链路连接有上游端口;该方法将电路划分为多个站模块,电路总体结构简单、各个模块的功能划分合理,有利于分模块高效的并行开展逻辑设计;同一个站中的所有端口工作于同一时钟域,不同的站可工作于不同的时钟域,电路的时钟域分隔清晰简洁,可以方便的进行跨时钟域的设计和检查,大大降低常见的跨时钟域设计风险,确保电路的可靠性。
-
公开(公告)号:CN115113021A
公开(公告)日:2022-09-27
申请号:CN202210699552.0
申请日:2022-06-20
Applicant: 西安微电子技术研究所
IPC: G01R31/28
Abstract: 本发明公开了一种PCIe交换电路的测试装置及方法,该装置设置在被测试的PCIe电路中,该装置设置了由端口组成的测试口,用于控制测试组的测试管理模块,以及保存测试结果的测试结果寄存器。该方法通过在待测PCIe交换电路内部增加测试装置使待测电路进入测试模式,将待测电路的所有端口划分为多个测试组,测试组中的两个端口在测试板上互连通讯,从而实现了待测PCIe交换电路所有端口的链路训练、事务接收、事务缓存、事务发送、缓存读写、事务交换等功能的测试,具有较高的测试覆盖率。
-
-
-
-
-
-
-