一种深层叠前地震数据噪声压制方法及系统

    公开(公告)号:CN113466940B

    公开(公告)日:2023-01-03

    申请号:CN202110674853.3

    申请日:2021-06-17

    Abstract: 本发明公开了一种深层叠前地震数据噪声压制方法及系统,对原始叠前数据进行分块;对分块后的其中一块原始叠前地震数据利用中值估计算子估算该块数据的噪声方差等级;对估计过噪声方差等级的原始叠前地震数据分块进行高维连续小波变换;依据相干干扰的角度确定分块需要保留的连续小波变换变换结果角度范围;根据分块的噪声标准差确定其需要保留的子带内的阈值;利用确定好的每个保留子带的阈值对需要保留子带中的小波系数进行阈值处理;对阈值处理后的小波变换子带进行高维小波逆变换得到重建的高信噪比信号;重复以上步骤直至所有分块处理完成,将得到的所有高信噪比分块重新拼接为完整的高信噪比数据作为完成噪声压制的深层叠前地震数据。

    一种抗单粒子翻转的敏感放大器

    公开(公告)号:CN103021445B

    公开(公告)日:2015-10-28

    申请号:CN201210500359.6

    申请日:2012-11-28

    Abstract: 本发明公开了一种抗单粒子翻转的敏感放大器,包括预充电电路、输入控制结构和锁存电路;预充电电路的输入端口分别连接预充电信号线和两条互补数据输入线,预充电电路分别将两条互补数据输入线与电源相连,并将两条互补数据输入线相连接,使互补数据输入线预充电平衡。与传统敏感放大器相比,本发明提供的一种抗单粒子翻转的敏感放大器,在实现敏感放大器功能的同时,具有抗单粒子翻转加固能力;根据TSMC 0.18um工艺模拟结果,本发明可以实现翻转阈值大于500MeV·cm2·mg-1。

    矩阵处理器及其指令集和嵌入式系统

    公开(公告)号:CN102360344A

    公开(公告)日:2012-02-22

    申请号:CN201110303919.4

    申请日:2011-10-10

    Abstract: 本发明提出一种矩阵处理器及其指令集和嵌入式系统,该矩阵处理器包括外部数据接口、IRAM、DRAM、矩阵处理器核心;所述外部数据接口,连接矩阵处理器的IRAM、DRAM与外部存储器,完成矩阵处理器指令的写入和与外部进行数据交换;所述IRAM和DRAM,相当于矩阵处理器的缓存;IRAM接收外部模块写入的指令序列;DRAM接收外部模块写入的矩阵或其他数据、接收矩阵处理器核心写入的计算结果,供矩阵处理器使用或外部模块读出,完成矩阵处理器与外部模块的数据交换;所述矩阵处理器核心,用于取指、译码、运算、结果写回和控制。本发明矩阵处理器能够独立完成各种矩阵运算和其他数学运算。

    一种深层叠前地震数据噪声压制方法及系统

    公开(公告)号:CN113466940A

    公开(公告)日:2021-10-01

    申请号:CN202110674853.3

    申请日:2021-06-17

    Abstract: 本发明公开了一种深层叠前地震数据噪声压制方法及系统,对原始叠前数据进行分块;对分块后的其中一块原始叠前地震数据利用中值估计算子估算该块数据的噪声方差等级;对估计过噪声方差等级的原始叠前地震数据分块进行高维连续小波变换;依据相干干扰的角度确定分块需要保留的连续小波变换变换结果角度范围;根据分块的噪声标准差确定其需要保留的子带内的阈值;利用确定好的每个保留子带的阈值对需要保留子带中的小波系数进行阈值处理;对阈值处理后的小波变换子带进行高维小波逆变换得到重建的高信噪比信号;重复以上步骤直至所有分块处理完成,将得到的所有高信噪比分块重新拼接为完整的高信噪比数据作为完成噪声压制的深层叠前地震数据。

    一种适用于耦合输运计算的大规模并行方法

    公开(公告)号:CN106202613A

    公开(公告)日:2016-12-07

    申请号:CN201610472928.9

    申请日:2016-06-24

    CPC classification number: G06F17/5036

    Abstract: 一种适用于耦合输运计算的大规模并行方法,将径向特征线方法计算、一维离散纵标方法计算和粗网有限差分加速计算均拓展为与径向二维特征线方法相对应的三重并行,彻底消除不匹配现象;本发明方法将在二维一维耦合输运方法的基础上,实现多种方法的并行,并解决多种耦合算法并行不匹配带来的资源浪费问题。

    一种新型的抗单粒子翻转SRAM存储单元

    公开(公告)号:CN102723109B

    公开(公告)日:2015-03-04

    申请号:CN201210222441.7

    申请日:2012-06-29

    Abstract: 一种新型的抗单粒子翻转的SRAM存储单元,包括依次串联的第一输入输出端口、第一电位翻转恢复驱动电路、电压保持电路、第二电位翻转恢复驱动电路、第二输入输出端口。本发明可以实现敏感节点遭受高能粒子轰击,发生电压翻转时的自动恢复功能。根据TSMC 0.18um工艺模拟结果,本发明可以实现翻转阈值LETth大于500MeV/(mg·cm2);与现有的抗单粒子翻转存储单元比较,具有写入速度快的特点;能够有效缩短了恢复时间;采用单向时钟和小时钟摆幅,时钟网络比较简单,可靠性较高;时钟只与读写晶体管栅极连接,时钟负载比较小;敏感节点对分别位于P型管与N型管的漏极对单粒子引起的多节点翻转有一定的加固作用。

    一种可重构的视觉前处理器和视觉处理系统

    公开(公告)号:CN102646262B

    公开(公告)日:2014-07-02

    申请号:CN201210047720.4

    申请日:2012-02-28

    Abstract: 本发明提供一种可重构的视觉前处理器,包括色度空间转换模块、可重构卷积阵列、卷积后处理模块、采样存储模块和硬件重配置控制器;色度空间转换模块、可重构卷积阵列、卷积后处理模块依次连接;采样存储模块连接色度空间转换模块、可重构卷积阵列和卷积后处理模块;硬件重配置控制器分别连接上述四个模块;色度空间转换模块,用于将接收到的不同色度空间的视频图像信号转换为亮度图像信号;可重构卷积阵列,用于不同模板的各种图像卷积运算;卷积后处理模块,用于将完成卷积运算的图像进行二值分割;硬件重配置控制器,用于对可重构视觉前处理器的重配置。本发明结构简单、易于应用、速度快,能够对大分辨率的灰度图像进行实时视觉前处理。

    矩阵处理器及其指令集和嵌入式系统

    公开(公告)号:CN102360344B

    公开(公告)日:2014-03-12

    申请号:CN201110303919.4

    申请日:2011-10-10

    Abstract: 本发明提出一种矩阵处理器及其指令集和嵌入式系统,该矩阵处理器包括外部数据接口、IRAM、DRAM、矩阵处理器核心;所述外部数据接口,连接矩阵处理器的IRAM、DRAM与外部存储器,完成矩阵处理器指令的写入和与外部进行数据交换;所述IRAM和DRAM,相当于矩阵处理器的缓存;IRAM接收外部模块写入的指令序列;DRAM接收外部模块写入的矩阵或其他数据、接收矩阵处理器核心写入的计算结果,供矩阵处理器使用或外部模块读出,完成矩阵处理器与外部模块的数据交换;所述矩阵处理器核心,用于取指、译码、运算、结果写回和控制。本发明矩阵处理器能够独立完成各种矩阵运算和其他数学运算。

Patent Agency Ranking