-
公开(公告)号:CN100446080C
公开(公告)日:2008-12-24
申请号:CN200610090330.X
申请日:2006-06-29
Applicant: 精工爱普生株式会社
Abstract: 本发明提供一种能够实现电路面积缩小化的集成电路装置、电子设备。集成电路装置包括:第一~第N电路块CB1~CBN、沿第四边设置在第一~第N电路块CB1~CBN的D2方向侧的第一接口区域(12)、以及沿第二边设置在第一~第N电路块的D4方向侧的第二接口区域(14)。在邻接的电路块之间,在第I层下层的配线层上形成的局部线LLG作为信号线及电源线两者中的至少一种被配线。在不邻接的电路块间,在第I层及其上层的配线层形成的全局线GLG、GLD作为信号线及电源线两者中的至少一种,沿D1方向配线在介于不邻接的电路块间的电路块上。
-
公开(公告)号:CN1892797A
公开(公告)日:2007-01-10
申请号:CN200610091121.7
申请日:2006-06-30
Applicant: 精工爱普生株式会社
CPC classification number: G09G3/20 , G09G2300/0426 , H01L27/12
Abstract: 本发明提供一种可以缩小电路面积、提高设计效率的集成电路装置、电子设备。集成电路装置包括第一~第N电路块CB1~CBN,其在以从集成电路装置的短边即第一边朝向对面的第三边的方向为第一方向D1、以从集成电路装置的长边即第二边朝向面对的第四边的方向为第二方向D2时,沿D1方向配置。电路块CB1~CBN包括扫描驱动块SB、电源电路块PB、以及数据驱动块DB和存储块MB。数据驱动块DB和存储块MB沿D1方向邻接配置,电源电路块PB配置在扫描驱动块SB、数据驱动块DB及存储块MB之间。
-
公开(公告)号:CN1892794A
公开(公告)日:2007-01-10
申请号:CN200610091108.1
申请日:2006-06-30
Applicant: 精工爱普生株式会社
CPC classification number: G09G3/3688 , G09G2310/0267 , G09G2310/027
Abstract: 本发明提供一种可实现缩小电路面积及提高设计效率的集成电路装置、以及电子设备。以从作为集成电路装置的短边的第一边朝向对面的第三边的方向为第一方向(D1)、以从作为集成电路装置的长边的第二边朝向对面的第四边的方向为第二方向(D2)时,集成电路装置包括沿着所述D1方向配置的第一~第N电路块(CB1~CBN)。电路块(CB1~CBN)包括:用于存储图像数据的至少一个存储块(MB)、以及用于驱动数据线的至少一个数据驱动块(DB)。沿着所述D1方向邻接配置存储块(MB)和数据驱动块(DB)。
-
公开(公告)号:CN1892790A
公开(公告)日:2007-01-10
申请号:CN200610090328.2
申请日:2006-06-29
Applicant: 精工爱普生株式会社
Abstract: 本发明提供一种能够实现电路面积的缩小的集成电路装置、电子设备。集成电路装置包括多个电路块被宏单元化的驱动器宏单元。驱动器宏单元包括:用于驱动数据线的数据驱动块DB、用于存储图像数据的存储块MB、以及配置有用于电连接数据驱动块DB的输出线和数据线的焊盘的焊盘块PDB。数据驱动块DB和存储块MB沿D1方向配置,焊盘块PDB配置在数据驱动块DB以及存储块MB的D2方向侧。
-
公开(公告)号:CN1183499C
公开(公告)日:2005-01-05
申请号:CN02122261.4
申请日:2002-06-04
Applicant: 精工爱普生株式会社
Inventor: 石山久展
IPC: G09G3/30
CPC classification number: G09G3/3655 , G09G3/3614 , G09G2330/021
Abstract: 由扫描线反相驱动来驱动液晶的显示面板。并且,在第M扫描期间与下一个帧的第1扫描期间之间设有虚拟扫描期间,在此虚拟期间中,将VCOM设定为与第M、第1扫描期间的对置电极VCOM的电压电平不同的电压电平,来驱动显示面板。在对置电极VCOM为VC1的期间T1,由具有P型驱动晶体管的P型运算放大器OP1驱动数据线;在VCOM为VC2的期间T2,由具有N型驱动晶体管的N型运算放大器OP2驱动数据线。在期间T1、T2的转换时将数据线设定为高阻抗状态,积极利用对置电极与数据线间的寄生电容,在驱动前预先使数据线的电压电平变化为VDD侧或VSS侧。
-
公开(公告)号:CN1381826A
公开(公告)日:2002-11-27
申请号:CN02105890.3
申请日:2002-04-12
Applicant: 精工爱普生株式会社
Inventor: 石山久展
CPC classification number: G02F1/1345 , G02F2001/13456
Abstract: 一种电极驱动装置,具有:第一和第二衬底11、12;在四边形区域20内排列的第一和第二电极图案21、22;第一和第二布线图案31、32;与所述第一布线图案31电连接的第一电子部件40;与所述第二布线图案32电连接的第二电子部件50。所述第一和第二电子部件40、50配置在所述四边形区域20的外侧即所述第一边24的一侧。能减小宽度。
-
公开(公告)号:CN100555398C
公开(公告)日:2009-10-28
申请号:CN200610090320.6
申请日:2006-06-29
Applicant: 精工爱普生株式会社
Abstract: 本发明提供一种能够实现电路面积缩小的集成电路装置和电子设备。集成电路装置包括:用于驱动数据线的数据驱动块;多个控制晶体管TC1、TC2,各控制晶体管与数据驱动块的各个输出线对应地设置,各控制晶体管由公共控制信号控制;以及焊盘配置区域,配置有用于电气连接数据线和数据驱动块的输出线QL1、QL2的数据驱动器用焊盘P1、P2的。而且,控制晶体管TC1、TC2被配置在焊盘配置区域。
-
公开(公告)号:CN100514639C
公开(公告)日:2009-07-15
申请号:CN200610091109.6
申请日:2006-06-30
Applicant: 精工爱普生株式会社
IPC: H01L27/00 , H01L23/522 , G09G3/20 , G09G3/36 , G11C7/00
CPC classification number: H01L23/552 , G11C5/063 , H01L24/49 , H01L2224/49175 , H01L2924/00014 , H01L2924/01019 , H01L2924/01037 , H01L2924/01066 , H01L2924/14 , H01L2924/19041 , H01L2924/3025 , H01L2224/45099
Abstract: 本发明提供可灵活进行电路配置,并能实现效率良好的布局的集成电路装置及包含该集成电路装置的电子设备。其中,集成电路装置包括显示存储器,在形成有多条位线BL、/BL的金属布线层ALC上形成向多个存储器单元MC供给第一电源电压VSS的多条第一电源供给布线VSSL1、VSSL2,在形成有多条字线WL的金属布线层ALB上形成向多个存储器单元MC供给电压高于第一电源电压VSS的第二电源电压VDD的第二电源供给布线VDDL,在多条位线BL、/BL的上层形成多条位线保护用布线SHD1,多条位线的各条和多条位线保护用布线的各条包括在俯视图上相互重叠的区域,在多条位线保护用布线的上层形成向显示存储器之外的电路供给电压高于所述第二电源电压的第三电源电压的第三电源供给布线GL。
-
公开(公告)号:CN100511405C
公开(公告)日:2009-07-08
申请号:CN200610090328.2
申请日:2006-06-29
Applicant: 精工爱普生株式会社
Abstract: 本发明提供一种能够实现电路面积的缩小的集成电路装置、电子设备。集成电路装置包括多个电路块被宏单元化的驱动器宏单元。驱动器宏单元包括:用于驱动数据线的数据驱动块DB、用于存储图像数据的存储块MB、以及配置有用于电连接数据驱动块DB的输出线和数据线的焊盘的焊盘块PDB。数据驱动块DB和存储块MB沿D1方向配置,焊盘块PDB配置在数据驱动块DB以及存储块MB的D2方向侧。
-
公开(公告)号:CN1892791A
公开(公告)日:2007-01-10
申请号:CN200610090329.7
申请日:2006-06-29
Applicant: 精工爱普生株式会社
Abstract: 本发明提供能够实现电路面积缩小化的集成电路装置及电子设备。集成电路装置包括用于驱动数据线的数据驱动块,数据驱动块包括多个子像素驱动单元,各个子像素驱动单元输出与一个子像素的图像数据对应的数据信号。在将沿着子像素驱动单元长边的方向设为D1方向、将与D1方向正交的方向设为D2方向的时候,在数据驱动块中,沿着D1方向配置多个子像素驱动单元,同时,沿着D2方向配置多个子像素驱动单元。在数据驱动块的D2方向一侧配置有焊盘。而且,排列替换配线区用于排列替换子像素驱动单元的引出线的排列顺序,设置在子像素驱动单元的配置区上。
-
-
-
-
-
-
-
-
-