-
公开(公告)号:CN109580975B
公开(公告)日:2023-09-05
申请号:CN201811501749.9
申请日:2018-12-10
Applicant: 珠海一微半导体股份有限公司
Abstract: 本发明公开一种基于PWM信号的速度检测器、处理电路及芯片,该速度检测器应用于为外部的电机系统提供脉冲采样速度,所述速度检测器包括上升沿检测电路、脉宽计数器和中值平均模块;所述上升沿检测电路的时钟输入端与所述脉宽计数器的时钟输入端连接,所述上升沿检测电路的输出端与所述脉宽计数器的复位端(reset)连接,所述脉宽计数器的数据输出端连接所述中值平均模块的数据输入端。该速度检测器拓展传统PWM信号输出电路的功能,提高脉冲信号测速的精度。
-
公开(公告)号:CN114328311A
公开(公告)日:2022-04-12
申请号:CN202111537979.2
申请日:2021-12-15
Applicant: 珠海一微半导体股份有限公司
Abstract: 本发明公开了一种存储控制器架构、数据处理电路及数据处理方法,所述方法通过在存储控制器中嵌入一个块操作处理器来集中处理对于块状数据的处理需求。所述存储控制器可以直接下发读取数据的命令,解决了传统的电路结构中命令延时较大的问题,在最大程度上加速读取速度;所述存储控制器还可以对数据进行处理,不需要CPU或DMA从总线另一端来处理数据,减少数据在总线上传输时间,提高了数据处理的效率,同时,还降低了CPU或DMA的负载,电路运行更加高效,功耗更小。
-
公开(公告)号:CN114036096A
公开(公告)日:2022-02-11
申请号:CN202111298659.6
申请日:2021-11-04
Applicant: 珠海一微半导体股份有限公司
Abstract: 本发明涉及一种基于总线接口的读控制器,该读控制器包括系统总线接口模块、访问处理模块、数据缓冲模块、SPI接口模块和启动模块;其中,读控制器还连接有配置模块。启动模块用于接收所述配置模块内置的配置命令和/或所述系统总线传输过来的配置命令,再对SPI接口模块的工作模式进行初始化;系统总线接口模块用于在所述启动模块确定读控制器启动完成后,每当接收到所述系统总线传输过来的一个读操作命令,则从该读操作命令中解析出有效地址并输出至所述访问处理模块;所述访问处理模块用于根据所述系统总线接口模块先后接收到的两个读操作命令对应的有效地址的连续性,触发所述数据存储器内的数据传输至所述数据缓冲模块。
-
公开(公告)号:CN118760650A
公开(公告)日:2024-10-11
申请号:CN202410842316.9
申请日:2024-06-27
Applicant: 珠海一微半导体股份有限公司
Abstract: 本申请公开片外存储器的读写控制时钟产生电路、片外存储器及系统,包括:读控制时钟产生模块,用于基于片选信号和地址信号生成读控制时钟脉冲信号并传输至读写控制时钟产生模块;写控制时钟产生模块,用于基于片选信号和写使能信号生成写控制时钟脉冲信号并传输至读写控制时钟产生模块;读写控制时钟产生模块,用于从读控制时钟脉冲信号和写控制时钟脉冲信号中选择其一作为片外存储器的读写控制时钟脉冲信号。本申请利用上位机对片外存储器的控制信号在片外存储器内部产生实现读写操作所需的时钟脉冲信号,基于读写控制时钟产生模块实现基于上位机读写需求灵活切换读时钟脉冲信号或写时钟脉冲信号,优化时钟脉冲信号的可靠性。
-
公开(公告)号:CN112596798B
公开(公告)日:2024-06-14
申请号:CN202011559806.6
申请日:2020-12-25
Applicant: 珠海一微半导体股份有限公司
IPC: G06F9/4401
Abstract: 本发明公开了一种芯片启动控制电路及控制方法,所述方法在芯片利用加载模块加载芯片配置信息到配置寄存器时,设置了一个计时器进行计时。如果在预设时间内,芯片没有接收到配置寄存器的加载完成信号,则允许芯片重新启动;如果重新启动次数大于预设次数,则允许芯片跳过跳过所述加载完成信号的接收步骤并直接启动。本发明利用一个计时器监控芯片启动流程,允许芯片多次重启,且在超过重启次数的情况下,能够跳过加载完成信号的接收步骤,让芯片直接启动,所述电路及方法易于实现,使芯片在启动异常的情况下仍可以启动,为后续的DEBUG提供了便利。
-
公开(公告)号:CN109412582B
公开(公告)日:2024-05-03
申请号:CN201811501451.8
申请日:2018-12-10
Applicant: 珠海一微半导体股份有限公司
Abstract: 本发明公开一种PWM信号采样检测电路、处理电路及芯片,所述处理电路包括PWM采样检测模块和PWM生成模块,所述PWM采样检测模块包括所述PWM信号采样检测电路;所述PWM信号采样检测电路捕获输入的待处理PWM信号PWM_IN和接收外部系统时钟生成器输出的高频时钟信号CLK_US,并输出基于待处理PWM信号的脉冲速度信号speed;所述PWM生成模块用于接收外部生成的采样时钟Clk,并输出基于采样时钟Clk的占空比可控的PWM输出信号PWM_OU。所述处理电路为外部电机系统提供高精度的脉冲速度信号和步长信号,并基于前述采样检测信号输出合适的PWM输出信号PWM_OUT以调节电机转速。
-
公开(公告)号:CN114035853B
公开(公告)日:2023-07-07
申请号:CN202111359951.4
申请日:2021-11-17
Applicant: 珠海一微半导体股份有限公司
IPC: G06F9/4401 , G06F8/65 , G06F13/42
Abstract: 本发明涉及具备SPI接口的MCU引导系统及芯片,MCU引导系统包括状态机电路和两个交替缓存区;状态机电路通过SPI总线与具备SPI接口的flash存储器连接,用于从flash存储器读取引导指令段;当状态机电路先后读取的两个引导指令段是连续时,将先后读取的两个引导指令段送入其中一个交替缓存区,再将同一个交替缓存区内先后接收的两个引导指令段依次发送给MCU;否则将在先读取的一个引导指令段送入其中一个交替缓存区,再将在后读取的一个引导指令段送入另一个交替缓存区,在该工作状态下,所述其中一个交替缓存区将接收的一个引导指令段发送给MCU,然后所述另一个交替缓存区将接收的一个引导指令段发送给MCU。
-
公开(公告)号:CN114035853A
公开(公告)日:2022-02-11
申请号:CN202111359951.4
申请日:2021-11-17
Applicant: 珠海一微半导体股份有限公司
IPC: G06F9/4401 , G06F8/65 , G06F13/42
Abstract: 本发明涉及具备SPI接口的MCU引导系统及芯片,MCU引导系统包括状态机电路和两个交替缓存区;状态机电路通过SPI总线与具备SPI接口的flash存储器连接,用于从flash存储器读取引导指令段;当状态机电路先后读取的两个引导指令段是连续时,将先后读取的两个引导指令段送入其中一个交替缓存区,再将同一个交替缓存区内先后接收的两个引导指令段依次发送给MCU;否则将在先读取的一个引导指令段送入其中一个交替缓存区,再将在后读取的一个引导指令段送入另一个交替缓存区,在该工作状态下,所述其中一个交替缓存区将接收的一个引导指令段发送给MCU,然后所述另一个交替缓存区将接收的一个引导指令段发送给MCU。
-
-
-
-
-
-
-