基于多分形小波模型的FPGA网络流量发生系统及方法

    公开(公告)号:CN103248540A

    公开(公告)日:2013-08-14

    申请号:CN201310201863.0

    申请日:2013-05-27

    Applicant: 济南大学

    Abstract: 本发明公开了基于多分形小波模型的FPGA网络流量发生系统及方法,包括依次连接的第一PCI主机、以太网输入接口、第一MAC地址输入队列、用户数据路径、第二MAC地址输入队列、以太网输出接口、第二PCI主机,第一PCI主机的信号还会送入寄存器输入输出接口,寄存器输入输出接口还与SRAM寄存器双向通信,用户数据路径还包括依次连接的数据包产生模块、数据仲裁转换模块、输出端查询模块、多分形小波模型控制模块和输出队列模块,数据包产生模块接收第一MAC地址输入队列的数据,输出队列模块的数据送入第二MAC地址输入队列。克服了以往流量发生系统所存在的不能模拟真实网络背景流量问题,拟合网络真实流量特征,用于网络新应用开发,网络流量分析和网络设备的测试。

    一种嵌入式环境下OTP闪存的数据存储管理方法

    公开(公告)号:CN101872326A

    公开(公告)日:2010-10-27

    申请号:CN201010207917.0

    申请日:2010-06-24

    Applicant: 济南大学

    Inventor: 孙涛 周莉 杨波

    Abstract: 本发明公开了一种嵌入式环境下OTP闪存的数据存储管理方法,把文件系统区与用户数据区分类管理,对这两个区采用不同的数据存储管理方法,实现OTP闪存的有效管理。在普通数据存储中,通过简单的计算并结合坏块表和页替换表就可以实现地址映射,简化管理算法复杂度;在文件系统取采用前向编程的方法降低系统资源的消耗。

    一种医生在线推荐方法及系统

    公开(公告)号:CN110993081B

    公开(公告)日:2023-08-11

    申请号:CN201911221155.7

    申请日:2019-12-03

    Abstract: 本公开公开了一种医生在线推荐方法及系统,包括:获取待推荐患者的基本属性信息和病情主诉文本;对待推荐患者的基本属性和病情主诉文本进行向量化表示;根据病情主诉文本的向量化表示,获取初步推荐的科室;根据待推荐患者病情主诉文本特征,从疾病症状实体词数据库中提取待推荐患者的疾病症状实体词;将待推荐患者的疾病症状实体词与初步推荐的科室的每个医生的擅长诊断疾病描述进行匹配,筛选出匹配的第一类医生;根据待推荐患者的基本属性和病情主诉文本进行向量化表示与历史患者的基本属性和病情主诉文本进行向量化表示之间的相似度,和第一类医生中每个医生的历史患者评分;计算每个医生的最终推荐得分;输出得分最高的若干个医生。

    一种基于流水线和状态机的三角形快速分块设计方法

    公开(公告)号:CN103559679B

    公开(公告)日:2019-07-02

    申请号:CN201310556494.7

    申请日:2013-11-11

    Applicant: 济南大学

    Inventor: 孙涛 周莉 王佳

    Abstract: 本发明公开一种基于流水线和状态机的三角形快速分块设计方法,包括以下步骤:(1)从scene buffer中读取裁剪后的三角形数据并编号;(2)将三角形进行视口变换;(3)计算三角形的包围盒、边界函数参数;(4)得到与包围盒相交的tile范围;(5)根据(4)所的范围确定三角形、tile相交类型;(6)将三角形编号及(3)(4)所得相关信息写入中间FIFO;(7)Tile list生成单元读取FIFO中相关数据;(8)根据mask code解析相交类型;(9)根据当前三角形数据进行LET相交测试,若相交则转入(10),否则转入(11);(10)计算当前tile所对应的tile list写地址。

    一种Tile-based渲染架构GPU的三角形快速分块方法

    公开(公告)号:CN103310409B

    公开(公告)日:2016-09-28

    申请号:CN201310264422.5

    申请日:2013-06-26

    Applicant: 济南大学

    Abstract: 本发明公开了一种Tile‑based渲染架构GPU的三角形快速分块方法,其特征在于,包括如下步骤:(1)对输入的三角形数据进行图元装配与顶点处理;(2)Tile坐标象限划分;(3)计算三角形顶点在Tile坐标系中的坐标值;(4)计算三角形的包围盒;(5)判断三角形包围盒所在或所跨的屏幕象限;(6)根据步骤(5)的判断结果对与所述包围盒相同象限内的所有Tile进行包围盒测试,生成通过包围盒测试Tile的预序号表;(7)对Tile预序号表中的Tile进行边界函数测试,确定与三角形相交的Tile序号。本发明可尽早排除与三角形不相交的Tile,减少需要进行包围盒测试的Tile范围,减小绘制功耗,提高渲染效率。

    一种车辆分层控制网络系统及控制方法

    公开(公告)号:CN103929476A

    公开(公告)日:2014-07-16

    申请号:CN201410123326.3

    申请日:2014-03-31

    Applicant: 济南大学

    Abstract: 本发明涉及一种车辆分层控制网络系统及控制方法,其特征在于,包括:车载节点网络层:包括一组移动的车载节点,相邻的车载节点间能够相互通信,每个车载节点都具备采集车辆信息、收发车辆信息及转发车辆信息的功能;中转及监控节点网络层:包括一组监控节点和中转节点,每个监控节点和中转节点都能够和相邻的车载节点通信,每个监控节点都能够采集道路信息、收发车辆信息及转发车辆信息;分区服务器:组建分区网络,对分区网络内的各个监控节点、中转节点和车载节点进行管理,并将接收的各个节点传送的数据传送到总服务器;总服务器:完成车辆信息数据获取、数据处理、实时更新车辆的运行状态,为车辆提供路径导航和路况通报信息。

    一种基于流水线和状态机的三角形快速分块设计方法

    公开(公告)号:CN103559679A

    公开(公告)日:2014-02-05

    申请号:CN201310556494.7

    申请日:2013-11-11

    Applicant: 济南大学

    Inventor: 孙涛 周莉 王佳

    Abstract: 本发明公开一种基于流水线和状态机的三角形快速分块设计方法,包括以下步骤:(1)从scene buffer中读取裁剪后的三角形数据并编号;(2)将三角形进行视口变换;(3)计算三角形的包围盒、边界函数参数;(4)得到与包围盒相交的tile范围;(5)根据(4)所的范围确定三角形、tile相交类型;(6)将三角形编号及(3)(4)所得相关信息写入中间FIFO;(7)Tile list生成单元读取FIFO中相关数据;(8)根据mask code解析相交类型;(9)根据当前三角形数据进行LET相交测试,若相交则转入(10),否则转入(11);(10)计算当前tile所对应的tile list写地址。

    一种基于查找表实现BlinnPhong光照模型的设计系统及方法

    公开(公告)号:CN103440395A

    公开(公告)日:2013-12-11

    申请号:CN201310438929.8

    申请日:2013-09-22

    Applicant: 济南大学

    Inventor: 孙涛 周莉 高园园

    Abstract: 本发明提供了一种基于查找表实现BlinnPhong光照模型的设计系统及方法,包括:查找表模块:实现BlinnPhong光照模型中复杂数学表达式的计算,包括倒数平方根运算、取对数运算、2的幂次方运算;其特征在于,还包括:向量模块:实现BlinnPhong光照模型中对向量的操作,包括向量的加减;乘积模块:实现BlinnPhong光照模型中乘积的运算;寄存器模块:对BlinnPhong光照模型中各个步骤计算得到的数据进行保存和传输;主控模块:对BlinnPhong光照模型中各个计算步骤以及硬件资源的分配进行调度,实现高速有效的控制。

    一种嵌入式环境下OTP闪存的数据存储管理方法

    公开(公告)号:CN101872326B

    公开(公告)日:2012-04-04

    申请号:CN201010207917.0

    申请日:2010-06-24

    Applicant: 济南大学

    Inventor: 孙涛 周莉 杨波

    Abstract: 本发明公开了一种嵌入式环境下OTP闪存的数据存储管理方法把文件系统区与用户数据区分类管理,对这两个区采用不同的数据存储管理方法,实现OTP闪存的有效管理。在普通数据存储中,通过简单的计算并结合坏块表和页替换表就可以实现地址映射,简化管理算法复杂度;在文件系统取采用前向编程的方法降低系统资源的消耗。

    一种图形处理器与视频编解码器融合的电路结构

    公开(公告)号:CN102932645B

    公开(公告)日:2016-04-20

    申请号:CN201210496976.3

    申请日:2012-11-29

    Applicant: 济南大学

    Abstract: 本发明公开了一种图形处理器与视频编解码器融合的电路结构,包括图形处理器,所述图形处理器包括流处理器,其特征在于,所述流处理器包括:图形处理单元、视频处理单元、从控制器、共享单元。本发明对集成电路图形与视频处理芯片分开设计所导致的可靠性不足、数据传输时延大、芯片的流片费用高昂、以及片上资源利用率低等问题,提出了行之有效的设计结构,对传统的图形与视频分开设计的方法存在的问题进行了很好的解决,提高了电路设计的可靠性,减小了数据传输时延,降低了流片费用,很大程度的提高了片上资源的利用率。

Patent Agency Ranking