放大器电路
    14.
    发明公开

    公开(公告)号:CN1115136A

    公开(公告)日:1996-01-17

    申请号:CN95107188.2

    申请日:1995-06-02

    CPC classification number: H03F3/193 H03F1/483

    Abstract: 本发明的目的是提供一种具有宽的频率范围的放大器电路,其频率范围宽于该电路参数所预计的频率。该放大器电路包括并联的多个单元放大器电路,每个单元放大器包括:(1)从第一级到最末级串联的偶数个反相器,每个反相器具有输入端和输出端,(2)与第一级的反相器的输入端相连的输入电容,以及(3)将最末级的反相器的输出端连接到第一级的反相器的输入端的反馈电容。

    用于扩频通信的匹配滤波电路

    公开(公告)号:CN1102305C

    公开(公告)日:2003-02-26

    申请号:CN96112789.9

    申请日:1996-10-18

    CPC classification number: H03H17/0254 H04B1/707

    Abstract: 目的是提供一种可用小规模电路,对长代码进行应付的匹配滤波器电路,其构成为设置用于乘法运算的采样保持电路,个数为长代码的一部分那么多,从可以保持与上述个数相等的PN代码的第1乘数寄存器并行f向采样保持电路输入乘数,在该PN代码之后还有要使用的PN代码的时就把该PN代码存放到与第1乘数寄存器容量相同的第2乘数寄存器中,并在规定的定时,把第2乘数寄存器的PN代码并行传送至第1乘数寄存器中。而送往第2乘数寄存器的PN代码输入串行地进行。

    乘法电路
    16.
    发明授权

    公开(公告)号:CN1088212C

    公开(公告)日:2002-07-24

    申请号:CN96105628.2

    申请日:1996-04-26

    CPC classification number: G06J1/00

    Abstract: 一种用于以数字值乘以模拟输入电压的乘法电路,包括:第一开关电路,第一电容耦合,第一反相放大器,第二开关电路,第二电容耦合,第二反相放大器,由此所述输入的模拟输入电压由所述第一和第二电容耦合乘以两倍。因为用两级加权和控制第一反相放大部分和第二反相放大部分的电容量,单元电容的数量得到控制,所以输出的精度得到改善,并且消除了参考电压产生电路和反相放大部分的MOS反相器的偏移电压。

    加法电路
    18.
    发明公开

    公开(公告)号:CN1197952A

    公开(公告)日:1998-11-04

    申请号:CN98105995.3

    申请日:1998-04-15

    CPC classification number: G06F7/49 G06F2207/386

    Abstract: 多值加法器包括,对多值输入的各位相加的并行加法单元、和将由该位的并行加法单元1-i输出的中间相加和Wi与一个低位数位的进位Ci-1相加的输出加法单元2-i。并行加法单元包括对各位的输入值进行相加的加法单元、将多值输出转换为数字数据的量化单元、将数字数据转换为“中间和”输出和进位输出的逻辑转换单元。上述单元由电压型电路构成。加权加法电路对电容耦合以并联方式连接可变的附加电容负荷,并根据电容耦合的负荷状况控制附加电容负荷。

    π/n移位相移键控解调器
    19.
    发明公开

    公开(公告)号:CN1194526A

    公开(公告)日:1998-09-30

    申请号:CN98105882.5

    申请日:1998-03-25

    CPC classification number: H04L27/2331

    Abstract: 一种π/n移位PSK解调器,通过以下方法形成。XOR4通过π/4移位QPSK计算从SH2输出的当前样本和从SH1输出的先前样本之间的异运算。第一运算装置5中累加来自XOR4的输出中的1并使之乘以π/8获得当前和先前符号之间的绝对相位差。在正负号加法装置10中,从来自SH2的对应的前面或者后面四位减去来自SH1的前面或者后面的四位,并且对每一位的结果求和,且其正负号添加到绝对相位数据。在判定电路13中该数据被解调为原始数据。

Patent Agency Ranking