磁扰降低的半导体存储装置

    公开(公告)号:CN100476993C

    公开(公告)日:2009-04-08

    申请号:CN200310101565.0

    申请日:2003-10-08

    Inventor: 日高秀人

    CPC classification number: G11C11/16

    Abstract: 当数据写入时,沿对选择位线的数据写入电流的反方向,使抵消该数据写入电流的感应磁场的抵消电流,在相邻选择位线的位线上流过。从而,在这种磁性半导体存储装置中抑制相邻列的存储单元之间的磁场干扰。

    设有程序元件的薄膜磁性体存储装置

    公开(公告)号:CN1521760A

    公开(公告)日:2004-08-18

    申请号:CN200310101563.1

    申请日:2003-10-07

    Inventor: 日高秀人

    CPC classification number: G11C11/16 G11C11/15 G11C29/44 G11C29/785

    Abstract: 程序元件(180)设有,在第一与第二节点(190、195)之间电连接的磁性体层(160#)。磁性体层(160#)的至少一部分,构成设计成可通过来自外部的激光照射熔断的接线部(185)。磁性体层(160#)在与MTJ存储单元中的隧道磁电阻元件相同的层上以相同结构设置。磁性体层(160#)和第一与第二节点(190、195)之间的电接触结构,跟与MTJ存储单元中的隧道磁电阻元件和在与第一与第二节点(190、195)的各节点相同的金属布线层上设置的布线之间的电接触结构相同。

    可稳定地进行数据写入的存储装置

    公开(公告)号:CN100380520C

    公开(公告)日:2008-04-09

    申请号:CN03178662.6

    申请日:2003-07-18

    Inventor: 日高秀人

    CPC classification number: G11C11/15

    Abstract: 包括配置有多个存储单元的存储单元阵列(100及200),存储单元阵列(100及200)被分割为可分别独立地选择为数据写入对象的多个区域(100,200);还包括分别对应于多个区域(100,200)而设置的多个电流供给部(10,I1,LE1及20,I2,LE2)。多个电流供给部(10,I1,LE1及20,I2,LE2)分别在多个区域(100,200)中的对应的区域被选择为数据写入对象的情况下被激活,向对应的区域供给数据写入电流;多个区域(100,200)分别包含分别对应于多个存储单元的规定单位而配置的多个写入选择线(L1)。从多个电流供给部(10,I1,LE1及20,I2,LE2)中的对应的1个向多个写入选择线(L1)选择性地供给数据写入电流。

    有磁隧道结的薄膜磁性体存储装置

    公开(公告)号:CN100361229C

    公开(公告)日:2008-01-09

    申请号:CN03133130.0

    申请日:2003-07-21

    Inventor: 日高秀人

    CPC classification number: G11C11/16

    Abstract: 将数据写入电流供给写入数位线(WDL)的激励晶体管(35),配置在其栅长方向与写入数位线(WDL)相同的方向上。再有,在写入数位线(WDL)中,在对应于存储单元的配置区域的正常部分(93)和电源布线(90)之间,设置布线截面积大于正常部分(93)的加强部分(95)。依据这样的配置,能够避免依赖于激励晶体管尺寸的存储单元的配置间距的扩大,实现芯片面积的小型化,同时可避免写入数位线(WDL)上的局部电流密度的增大,改善动作的可靠性。

    非易失性半导体存储装置
    16.
    发明公开

    公开(公告)号:CN101000797A

    公开(公告)日:2007-07-18

    申请号:CN200710002243.9

    申请日:2007-01-10

    Abstract: 本发明提供一种非易失性半导体存储装置,其中,对自旋注入型磁性存储器单元(MC),与字线(WC)平行排列源极线(SL),以多个位单位来执行数据的写入/读出。写入时,设定成以规定时序使源极线电位变化,在多个选择存储器单元共同连接的源极线上中,在动作时序的各阶段,仅单方向流过电流。作为该数据写入时序,可采取对应于写入数据、依次在存储器单元中流过电流的方法,和如下方式,即在写入前将存储器单元的阻抗状态设定为规定的初始阻抗状态之后,对应于写入数据使初始阻抗状态变化。可实现在磁性存储器中不使存储器单元布局面积增大而高速写入。

    非易失性半导体存储装置
    17.
    发明公开

    公开(公告)号:CN1838320A

    公开(公告)日:2006-09-27

    申请号:CN200610067698.4

    申请日:2006-03-16

    Abstract: 本发明使从供给写入电流的写入电流源(4W)到内部数据线(IDL)、位线(BL)、源极线(SL)、基准电位结点(ND)的路径的除存储单元(MC)以外的电阻值一直恒定,并且在该电流路径中将存储单元和可变电流源之间的电阻值和从存储单元到基准电位结点之间的电阻值分别设定为500Ω以内。实现了改善数据写入/读出的可靠性的非易失性半导体存储装置。

    有磁隧道结的薄膜磁性体存储装置

    公开(公告)号:CN1501402A

    公开(公告)日:2004-06-02

    申请号:CN03133130.0

    申请日:2003-07-21

    Inventor: 日高秀人

    CPC classification number: G11C11/16

    Abstract: 将数据写入电流供给写入数位线(WDL)的激励晶体管(35),配置在其栅长方向与写入数位线(WDL)相同的方向上。再有,在写入数位线(WDL)中,在对应于存储单元的配置区域的正常部分(93)和电源布线(90)之间,设置布线截面积大于正常部分(93)的加强部分(95)。依据这样的配置,能够避免依赖于激励晶体管尺寸的存储单元的配置间距的扩大,实现芯片面积的小型化,同时可避免写入数位线(WDL)上的局部电流密度的增大,改善动作的可靠性。

Patent Agency Ranking