写入补正电路、写入补正信号生成方法

    公开(公告)号:CN100495546C

    公开(公告)日:2009-06-03

    申请号:CN200580038620.3

    申请日:2005-09-27

    CPC classification number: G11B7/00456 G11B7/126

    Abstract: 在现有的写入补正电路中,存在在选择n相时钟时,在想要选择最后相的时钟时,有可能有在高速动作中波形失真的问题。本发明具有如下结构:两个延迟选择电路(16a)、(16b)分别利用两个使能信号选择用于写入补正的多脉冲信号的第奇数个边缘和第偶数个边缘,并且取得这两个延迟选择电路(16a)、(16b)的输出的“异”,由此生成多脉冲信号的定时。

    多输入编码加法器、数字滤波器、信号处理装置、合成装置、合成程序及合成程序记录介质

    公开(公告)号:CN101305344A

    公开(公告)日:2008-11-12

    申请号:CN200680041598.2

    申请日:2006-10-24

    CPC classification number: G06F7/533

    Abstract: 本发明提供一种多输入编码加法器、数字滤波器、信号处理装置、合成装置、合成程序、以及合成程序记录介质。以往的乘数固定的多输入乘法加法器具有当输入数变多时部分积生成电路增加且加法块的级数也增加的课题。为了解决以往技术中的课题,构成为具备:多输入编码器(11),由各自达成与乘法中的部分积生成相当的功能的多个编码器部(11a)构成,具有作为各编码器部的多位输出的多个输出;以及多输入加法器(12),对上述多输入编码器(11)的多个输出进行相加。

    相位差测定电路
    13.
    发明公开

    公开(公告)号:CN101031805A

    公开(公告)日:2007-09-05

    申请号:CN200580033394.X

    申请日:2005-09-21

    Inventor: 中平博幸

    CPC classification number: G01R25/00

    Abstract: 本发明的目的在于提供一种相位差测定电路,不需要在希望高精度地测定2个信号的相位差时所需的、宽度与作为对象的脉冲宽度相比足够窄、即非常高速的脉冲信号,无论什么样的相位差都可高精度地测定。具备:波形控制电路(103),在每个固定周期中输出2个输入信号中的输入信号(102);比较脉冲产生电路(104),在每个规定定时将在每个固定周期中输出的输入信号(102)和输入信号(101)的相位差转换成作为脉冲宽度的相位差脉冲(1042);周期信号产生电路(105),通过累积所述相位差脉冲(1042),生成周期信号(1051);和测量周期信号(1051)的周期的测量电路(106)。由此,即使在相位差小时,也不需高速的脉冲信号,不必使电路本身高速化、高精度化,因此电路构成变得容易。

    光盘装置
    17.
    发明授权

    公开(公告)号:CN100524482C

    公开(公告)日:2009-08-05

    申请号:CN200580045287.9

    申请日:2005-10-20

    Abstract: 在高倍速化逐年得到进展的多脉冲生成过程中,存在进行边缘的定时控制的半导体电路的工作赶不上上述多脉冲生成过程这样的课题。本发明的光盘装置将写策略装置作成了具备存储用于生成记录波形信号的边缘的上述定时边缘信息的控制寄存器(22)、生成用于生成上述记录波形信号的边缘的时钟的PLL(23)和从上述控制寄存器(22)输入与上述记录波形信号对应的定时边缘信息、并行地输出具有既定延迟量的定时边缘信息并根据该并行地输出了的定时边缘信息进行边缘的合成的定时控制电路(24)的结构。由此,即使在高速工作时,也能高精度地控制定时边缘,可生成精度高的多脉冲。

    光盘装置
    18.
    发明公开

    公开(公告)号:CN101095190A

    公开(公告)日:2007-12-26

    申请号:CN200580045287.9

    申请日:2005-10-20

    Abstract: 在高倍速化逐年得到进展的多脉冲生成过程中,存在进行边缘的定时控制的半导体电路的工作赶不上上述多脉冲生成过程这样的课题。本发明的光盘装置将写策略装置作成了具备存储用于生成记录波形信号的边缘的上述定时边缘信息的控制寄存器(22)、生成用于生成上述记录波形信号的边缘的时钟的PLL(23)和从上述控制寄存器(22)输入与上述记录波形信号对应的定时边缘信息、并行地输出具有既定延迟量的定时边缘信息并根据该并行地输出了的定时边缘信息进行边缘的合成的定时控制电路(24)的结构。由此,即使在高速工作时,也能高精度地控制定时边缘,可生成精度高的多脉冲。

    均衡器以及再现信号处理装置

    公开(公告)号:CN1447331A

    公开(公告)日:2003-10-08

    申请号:CN03107288.7

    申请日:2003-03-21

    Abstract: 一种均衡器,其中,系数器(102-i)包括2个抽头系数(cip、cin)。比较器(103)将作为基准信号的中央抽头信号(x3)的值与规定阈值(108)进行比较,根据这个比较结果,生成选择信号(SS)并输出。系数器(102-i)基于选择信号(SS),选择抽头系数(cip、cin)中的一个作为选择系数(ci),并使其乘以抽头信号(xi)。由此,能够响应作为基准信号的中央抽头信号(x3)的值,适当地转换均衡器所有的抽头系数。从而可以对由于盘制造时的不对称现象等原因所引起而呈现出的输入信号的非线性进行正确补偿。

Patent Agency Ranking