应用于潜水装置的浮空天线系统

    公开(公告)号:CN108482621A

    公开(公告)日:2018-09-04

    申请号:CN201810183632.4

    申请日:2018-03-06

    Abstract: 本发明公开了一种应用于潜水装置的浮空天线系统,包括固定壳体,其特征在于固定壳体内设有控制装置、浮空装置和气体反应室,所述控制装置包括防水壳体、导线卷放装置、左挂钩移动装置、右挂钩移动装置和气体输送管,所述浮空装置包括吊舱体、天线、气体导管、左外挂钩、右外挂钩、气体导管、气囊和吊绳,所述吊舱体内固定有天线,吊舱体下端左侧设有左外挂钩,右侧设有右外挂钩,上端经吊绳与气囊固定连接,所述气体导管下端与吊舱体底部设有的插孔固定连接,上端穿过吊舱体与气囊相连通,所述防水壳体内设有导线卷放装置、左挂钩移动装置、右挂钩移动装置和气体输送管,本发明具有结构新颖、操作方便、控制简单、通讯距离远、通讯效率高等优点。

    一种同或-异或双轨预充电逻辑单元

    公开(公告)号:CN104333362A

    公开(公告)日:2015-02-04

    申请号:CN201410470485.0

    申请日:2014-09-16

    Abstract: 本发明涉及一种同或-异或双轨预充电逻辑单元,属于电路电子领域,本发明包括单轨异或逻辑电路和与之互补的单轨同或逻辑电路;两个电路均具有四个输入端,分别连接四个输入信号、、和;单轨异或逻辑电路的输出信号为输入信号和的异或逻辑结果;单轨同或逻辑电路的输出信号为输入信号和的同或逻辑结果。本发明在面积开支不大的情况下,能够有效地平衡逻辑单元内部节点的功耗,消除内部节点的记忆效应,有效地解决同或-异或双轨预充电逻辑单元的提前传播效应的问题,实现安全有效的同或-异或逻辑。

    一种压电器件及其制备方法

    公开(公告)号:CN115342901B

    公开(公告)日:2023-03-24

    申请号:CN202211276210.4

    申请日:2022-10-19

    Abstract: 本申请属于水声测量及半导体器件技术领域,提供一种压电器件及其制备方法,所述压电器件包括第一压电模块、第二压电模块及导电平板;所述第一压电模块包括带有第一基底的第一阵列,所述第一阵列包括多个具有第一高度的第一压电柱;所述第二压电模块包括带有第二基底的第二阵列,所述第二阵列包括多个具有第二高度的第二压电柱;所述第一基底与所述第二基底的电极性相同,所述第一阵列的端面与所述第二阵列的端面对向地固定连接至导电平板的两侧。本申请提供的压电器件,采用对向堆叠的压电柱阵列,能够在保持压电器件截面尺寸不变的情况下全面地提升压电器件的灵敏度,有利于对极微弱的水声信号的识别。

    一种基于MTJ器件的RS触发器

    公开(公告)号:CN113452354A

    公开(公告)日:2021-09-28

    申请号:CN202110821030.9

    申请日:2021-07-20

    Abstract: 一种基于MTJ器件的RS触发器,涉及集成电路技术领域。本发明是为了解决传统的RS触发器中存在空翻且抗干扰能力差的问题。本发明所述的一种基于MTJ器件的RS触发器,包括:双路预充电敏感放大器、CMOS双轨电路、两对MTJ器件和两路写入电路,两路写入电路分别用于向两对MTJ器件写入信息,双路预充电敏感放大器通过CMOS双轨电路读取两对MTJ器件中存储的信息。本发明应用两对MTJ器件结合CMOS电路实现RS触发器功能。MTJ具有非易失性的特点,在读取阶段,MTJ里的存储内容不会发生变化。增加写入电路能够控制MTJ在写入模式和读取模式之间切换。

    双轨MTJ与CMOS混合查找表电路

    公开(公告)号:CN112564899A

    公开(公告)日:2021-03-26

    申请号:CN202011418540.3

    申请日:2020-12-07

    Abstract: 一种双轨MTJ与CMOS混合查找表电路,属于查找表电路领域。本发明针对现有查找表电路结构由于预充阶段输出高电平,存在不能顺利与n型SABL元件组合的问题。包括单元电路,所述单元电路包括灵敏放大电路、CMOS逻辑树、多个MTJ元件、MTJ写入电路和晶体管Pr3,本发明中的灵敏放大电路部分在互补信号输出端各自添加了一个反相器电路,通过这一改进可以使电路的输出信号在预充值阶段保持为低电平,方便了该电路结构进行级联设计。本发明具有较好的可移植性。

    一种采用延迟链结构的层次式TDC的校正方法

    公开(公告)号:CN108445735A

    公开(公告)日:2018-08-24

    申请号:CN201810311310.3

    申请日:2018-04-09

    Abstract: 一种采用延迟链结构的层次式TDC的校正方法,涉及时间-数字转换技术领域。本发明是为了解决数字延迟链TDC中,外部输入信号的上升沿位置关系不确定,进而导致DFF会出现错误输出码的问题。本发明所述的一种对采用延迟链结构的层次式TDC的校正方法,通过比较DFF采样信号沿与被采样信号沿之间的相对位置,以及延迟链测量所得两个信号之间的时间间隔来校正因为不满足DFF建立时间和保持时间而导致的TDC测量错误。

    民用无人机空管系统及采用该系统实现对无人机进行飞行控制的方法

    公开(公告)号:CN107204130A

    公开(公告)日:2017-09-26

    申请号:CN201710575087.9

    申请日:2017-07-14

    CPC classification number: G08G5/0013 G08G5/0043 G08G5/04

    Abstract: 民用无人机空管系统及采用该系统实现对无人机进行飞行控制的方法,涉及一种民用无人机空中管制领域。解决了目前没有民用无人机空管系统,且现有通信网络覆盖范围小的问题。民用无人机空管系统,它包括后台管理控制器、局部基站和节点单元;每个节点单元对应安装在一个无人机上,且每个节点单元对应设有一个身份ID,用于标识其所属的无人机的身份;节点单元,用于实时的与无人机上的控制器进行通信,并打包无人机飞行数据发送到局部基站;局部基站,用于对其管理半径内的每个节点单元所对应的无人机进行线路规划和调度,还用于与后台管理控制器进行通信;后台管理控制器,用于核验所有无人机的飞行权限。本发明主要用于对民用无人机进行管控。

    一种应用MTJ的全减器
    18.
    发明授权

    公开(公告)号:CN113470715B

    公开(公告)日:2022-11-25

    申请号:CN202110821028.1

    申请日:2021-07-20

    Abstract: 一种应用MTJ的全减器,解决了现有在实现对全减器的MTJ随时写入时,在电源电压方向增加MOS管的方式导致写入功耗增大的问题,属于电子电路技术领域。本发明的一种应用MTJ的全减器,所述全减器包括1位全减器、两个写入电路和两个时钟逻辑控制电路;两个时钟逻辑控制电路输出的时钟信号同时发送两个写入电路;时钟逻辑控制电路均采用或非门电路实现;所述时钟逻辑控制电路的三个输入包括全减器工作时钟、正/反向写入的使能控制信号和正/反向写入的输入时钟信号。本发明通过加入控制门对写入电路的时钟进行控制,减少了写入电路时钟电源电压方向MOS管数量,达到降低写入功耗的目的。

    一种压电器件及其制备方法

    公开(公告)号:CN115342901A

    公开(公告)日:2022-11-15

    申请号:CN202211276210.4

    申请日:2022-10-19

    Abstract: 本申请属于水声测量及半导体器件技术领域,提供一种压电器件及其制备方法,所述压电器件包括第一压电模块、第二压电模块及导电平板;所述第一压电模块包括带有第一基底的第一阵列,所述第一阵列包括多个具有第一高度的第一压电柱;所述第二压电模块包括带有第二基底的第二阵列,所述第二阵列包括多个具有第二高度的第二压电柱;所述第一基底与所述第二基底的电极性相同,所述第一阵列的端面与所述第二阵列的端面对向地固定连接至导电平板的两侧。本申请提供的压电器件,采用对向堆叠的压电柱阵列,能够在保持压电器件截面尺寸不变的情况下全面地提升压电器件的灵敏度,有利于对极微弱的水声信号的识别。

    一种故障攻击检测电路及故障攻击防护方法

    公开(公告)号:CN108599920A

    公开(公告)日:2018-09-28

    申请号:CN201810555671.2

    申请日:2018-05-31

    CPC classification number: H04L9/004

    Abstract: 一种故障攻击检测电路及故障攻击防护方法,涉及密码算法领域。解决了现有技术中无法对安全芯片中基于piccolo算法的轮函数模块进行攻击检测及故障防护的问题。检测电路包括5个检测模块,且5个检测模块对基于piccolo算法的轮函数模块中的两个F函数模块、两个异或运算器和轮置换RP函数模块进行检测,及其对基于piccolo算法的轮函数模块中的两个F函数模块、两个异或运算器和轮置换RP函数模块所在的数据传输支路进行检测。本发明主要对由基于piccolo算法的轮函数模块构成的智能卡设备的攻击故障进行检测。

Patent Agency Ranking