具有大增益范围、高精度的双控制电压dB线性VGA电路

    公开(公告)号:CN107222179A

    公开(公告)日:2017-09-29

    申请号:CN201710452308.3

    申请日:2017-06-15

    CPC classification number: H03G3/3036

    Abstract: 具有大增益范围、高精度的双控制电压dB线性VGA电路,涉及增益控制级电路,为了解决现有增益衰减结构可变增益放大器的增益范围和增益误差之间相互制约的问题。本发明的预放大器的输出端与大范围增益控制级的信号输入端连接,大范围增益控制级的输出端与高精度增益控制级的信号输入端连接,高精度增益控制级的输出端与固定增益放大器的输入端连接,第一控制电压Vctrl1由大范围增益控制级的控制电压输入端输入,第二控制电压Vctrl2由高精度增益控制级的控制电压输入端输入。本发明适用于放大或衰减信号。

    应用于锁相环中的源极开关型电荷泵

    公开(公告)号:CN101610082B

    公开(公告)日:2011-12-07

    申请号:CN200910072512.8

    申请日:2009-07-16

    Abstract: 应用于锁相环中的源极开关型电荷泵。它涉及集成电路领域,它解决了现有传统的源极开关型电荷泵所存在的动态失配的问题。它的充电电流电路和充电电流关断加速电路的充电信号输入端分别输入充电控制信号UP;充电电流关断加速电路的加速信号输出端接充电电流电路的加速信号输入端;放电电流电路和放电电流关断加速电流的放电信号输入端分别输入放电控制信号DN;放电电流关断加速电流的加速信号输出端同时接放电电流电路的加速信号输入端和速度补偿电容CslowN的一端;速度补偿电容CslowN的另一端接地,充电电流电路和放电电流电路的输出端同为电流输出端Iout。将本发明应用到锁相环中时,可以有效降低电荷泵失配所引起的参考杂散,改善锁相环输出信号的频率纯度。

    基于流水式工作时序的双积分器智能电池电流检测电路

    公开(公告)号:CN101533072B

    公开(公告)日:2011-06-08

    申请号:CN200910071868.X

    申请日:2009-04-23

    Abstract: 基于流水式工作时序的双积分器智能电池电流检测电路,它涉及检测电路。它为解决现有智能电池电流检测电路存在受时间常数精度和稳定性影响大的问题而提出。流水式工作时序控制模块的第一、第二充电和第三、第四放电电压信号输出端分别连双积分器充电检测组件的第一、第二充电电压信号输入端和双积分器放电检测组件的第一、第二放电电压信号输入端;双积分器充、放电检测组件的第五、第六充电电压信号输出端分别连数据总线;系统时钟的五个时钟信号输出端分别连计时器模块的时钟信号输入端、双积分器充、放电检测组件的第三、第四时钟信号输入端,它的测量精度很高、测量速度快,数字的输出也不依赖时间常数。

    用于红外接收系统跨阻前置放大器的直流干扰抑制电路

    公开(公告)号:CN101552644A

    公开(公告)日:2009-10-07

    申请号:CN200910071996.4

    申请日:2009-05-11

    Abstract: 用于红外接收系统跨阻前置放大器的直流干扰抑制电路,属于电路设计领域,本发明是为解决红外接收系统的跨阻前置放大器对直流干扰的抑制方法存在抑制能力差的问题。本发明的回转器包括两个跨导运算放大器,第一跨导运算放大器的输出端与第二跨导运算放大器的输入端相连,两个跨导运算放大器连接点引出线与电容C的一端相连,电容C的另一端接地,两个跨导运算放大器连接点引出线还与补偿电路的输入端相连,补偿电路的输出端与第一跨导运算放大器的偏置电压信号输入端相连,第二跨导运算放大器的输出端与第一跨导运算放大器的同相输入端相连并作为直流干扰抑制电路的一端,第一跨导运算放大器的反相输入端作为直流干扰抑制电路的另一端。

    无鉴相盲区的非线性鉴频鉴相器

    公开(公告)号:CN101388666A

    公开(公告)日:2009-03-18

    申请号:CN200810137288.1

    申请日:2008-10-10

    Abstract: 无鉴相盲区的非线性鉴频鉴相器,涉及锁相环电路,彻底解决了传统鉴频鉴相器存在的“鉴相盲区”问题。它包括第一或门、第二或门、第一D触发器、第二D触发器、与门和延迟单元。第一或门的输出端与第一D触发器的信号输入端D1相连,参考信号CKREF送入第一D触发器的时钟输入端CK1,第一D触发器的输出端Q1和与门的一个输入端相连,第一D触发器的异步复位端Rst1与第二D触发器的异步复位端Rst2相连并同时和延迟单元的输出端相连,第二或门的输出端与第二D触发器的信号输入端D2相连,反馈信号CKVCO送入第二D触发器的时钟输入端CK2,第二D触发器的输出端Q2和与门的另一个输入端相连,与门的输出端与延迟单元的输入端相连。本发明适用于锁相环电路中。

    一种基于布隆过滤器的双层读写磨损均衡方法

    公开(公告)号:CN111290706B

    公开(公告)日:2023-03-31

    申请号:CN202010041828.7

    申请日:2020-01-15

    Abstract: 一种基于布隆过滤器的双层读写磨损均衡方法,本发明涉及混合内存存储器控制器磨损均衡方法。本发明的目的是为了解决现有表格磨损均衡算法空间开销大的问题。本发明将计数布隆过滤器应用在存储器控制器的设计中,通过动态的更改读写布隆过滤器的阈值来代表访存程序的时间局部性。同时,通过对读写布隆过滤器中的数值与动态阈值的比较来判断页面的读写热度。使混合内存的高度写磨损页面与轻度写磨损页面就行交换,达到混合内存整体磨损均衡的效果,从而提高混合内存系统的整体寿命。本发明用于混合内存的磨损均衡控制领域。

    一种针对图像处理型负载的混合内存页面迁移方法

    公开(公告)号:CN109558093B

    公开(公告)日:2022-04-15

    申请号:CN201811554119.8

    申请日:2018-12-19

    Abstract: 一种针对图像处理型负载的混合内存页面迁移方法,本发明涉及混合内存页面迁移方法。本发明目的是为了解决现有混合内存使用寿命低、性能受损的问题。时刻t,当有写操作发生在PCM页面且该页面的写操作次数大于等于n且该页面的脏位为1时,在DRAM中或DRAM缓存中寻找替换页面,启动迁移,请求计数器加1。请求计数器每隔内存引用距离的整数倍重新开始计数,同时将PCM缓存中页面的脏位全部置0。然后令t=t+1,重新执行以上步骤。本发明用于针对图像处理型负载的混合内存页面迁移领域。

    一种基于消失点的道路图像分割方法

    公开(公告)号:CN108256455B

    公开(公告)日:2021-03-23

    申请号:CN201810015224.8

    申请日:2018-01-08

    Abstract: 一种基于消失点的道路图像分割方法,涉及一种图像处理方法。以解决传统的基于双目匹配的道路识别算法存在的道路识别结果的准确率较低、算法运行时间较长,以及基于深度学习道路识别算法的道路识别结果的准确率容易受到样本数据的影响的问题。本发明利用消失点的特性将图像中的道路部分与道路上空部分分隔开,这样就可以去掉图像中道路上空部分的冗余信息,提取去除道路上空部分后的道路彩色图像放入基于深度学习算法进行训练,或直接利用基于双目匹配的道路识别算法处理,去掉道路上空部分的冗余信息后图像整体面积减小,所以本算法缩短了运行时间,同时提高了道路识别的准确率,最终能够快速、高准确率的得到可行驶道路区域的图像。本发明用于图像处理技术领域用。

    一种IP管理系统及IP管理方法

    公开(公告)号:CN111709215A

    公开(公告)日:2020-09-25

    申请号:CN202010484741.7

    申请日:2020-06-01

    Abstract: 一种IP管理系统及IP管理方法,本发明涉及IP管理系统及IP管理方法。本发明的目的是为了解决现有IP级SoC设计流程繁杂冗长以及随着系统增大导致重复工作过多准确率下降的问题。一种IP管理系统包括:IP管理系统包含配置管理模块,语法解析模块,寄存器解析模块,模型产生模块,文本生成模块,全局检查模块和整合模块;所述配置文件内容包括每个软IP,硬IP的源文件或各个软、硬IP的模型文件的位置信息,各个软,硬IP的宏信息,各个软,硬IP的路径信息,以及各个软,硬IP对应的SystemRDL文件位置信息或者自定义的寄存器信息描述文件位置信息。本发明用于数字芯片设计及其EDA工具领域。

    基于频谱平衡方法的自适应均衡电路

    公开(公告)号:CN110493152A

    公开(公告)日:2019-11-22

    申请号:CN201910763942.8

    申请日:2019-08-19

    Abstract: 一种基于频谱平衡方法的自适应均衡电路,属于自适应均衡电路技术领域。本发明针对现有基于频谱平衡方法的均衡电路为实现对转折频率的自适应调整而采用的slicer会限制整体电路速度的问题。它的CTLE根据增益控制信号调整增益,用于对原始输入信号进行均衡获得均衡后的数据信号;时钟数据恢复电路用于恢复获得原始输入信号的恢复时钟和恢复数据;增益控制环路用于根据所述均衡后的数据信号的高频功率和低频功率以及转折频率控制信号调整增益控制信号,实现自适应增益控制;fc控制环路用于根据所述恢复数据的高频功率和低频功率调整转折频率控制信号,实现自适应转折频率控制,进而与原始输入信号的输入速率相适应。本发明用于对输入信号的自适应均衡。

Patent Agency Ranking