-
公开(公告)号:CN103823604A
公开(公告)日:2014-05-28
申请号:CN201410123033.5
申请日:2014-03-28
Applicant: 友达光电股份有限公司
IPC: G06F3/044
Abstract: 本发明提供一种基于互感式电容的触控电路及其触控面板。该触控电路包括:互感电容,其一端电性连接至扫描线;第一开关管,其第一端电性连接至互感电容的另一端,其第二端电性连接至数据线;第二开关管,其第一端电性连接至第一开关管的控制端;以及第三开关管,其第一端电性连接至第二开关管的第一端,第三开关管的控制端与第二端相连。相比于现有技术,本发明只需单个控制信号即可达到原本两个控制信号的功效,减小了控制线在面板上的占用空间,提升了面板开口率。此外,单个控制信号设有控制时序,可在传感器运作之前对其进行复位操作,从而得到更加精确的感应电压数值,提高了触碰位置的判别精度。
-
公开(公告)号:CN112420736B
公开(公告)日:2025-03-21
申请号:CN202010769449.X
申请日:2020-08-03
Applicant: 友达光电股份有限公司
IPC: H10D86/60
Abstract: 本发明公开了一种像素阵列基板,包括多个扫描线接垫、多个数据线接垫、多条扫描线、多条数据线、多条栅极传输线、多个像素、数据线信号晶片以及扫描线信号晶片。扫描线沿着第一方向延伸。数据线以及栅极传输线沿着第二方向延伸。数据线电性连接至数据线接垫。扫描线通过栅极传输线电性连接至扫描线接垫。沿着第一方向排列的像素的排数与沿着第二方向排列的像素的排数的比为X:Y。各像素包括m个子像素。
-
公开(公告)号:CN112420737B
公开(公告)日:2024-12-31
申请号:CN202010821393.8
申请日:2020-08-14
Applicant: 友达光电股份有限公司
IPC: H01L27/12
Abstract: 本发明公开了一种像素阵列基板,包括多个栅极元件及多个转接元件。多个栅极元件包括第n个栅极元件及第m个栅极元件。多个转接元件包括分别电性连接至第n个栅极元件及第m个栅极元件的第n转接元件及第m转接元件。每一转接元件的周边部包括第一直向段。第n转接元件的周边部更包括第一横向段,且第n转接元件的第一横向段及第n转接元件的第一直向段分别属于第一导电层及第二导电层。第m转接元件的周边部跨越第n转接元件的周边部的第一横向段。
-
公开(公告)号:CN117079571A
公开(公告)日:2023-11-17
申请号:CN202311000008.3
申请日:2023-08-09
Applicant: 友达光电股份有限公司
Abstract: 本公开涉及一种显示装置及其操作方法。一种显示装置包含第一像素电路、第二像素电路、第一栅极线、第二栅极线、第一传输线及第二传输线。第一像素电路用以依据数据信号发光,并用以依据第一栅极信号充电。第二像素电路用以依据数据信号发光,并用以依据第二栅极信号充电。第一栅极线位于第一像素电路及第二像素电路之间,并用以提供第一栅极信号。第二栅极线用以提供第二栅极信号。第一传输线用以提供第二栅极信号至第二栅极线。第二传输线位于第一传输线及第二像素电路之间,跨越第二栅极线,并用以提供第一栅极信号至第一栅极线。
-
公开(公告)号:CN111338141B
公开(公告)日:2022-11-22
申请号:CN202010254786.5
申请日:2020-04-02
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/1368
Abstract: 本发明公开了一种像素阵列基板,包括基板、多个像素结构以及多条转接线。多个像素结构设置于基板上,其中每一像素结构包括数据线、栅极线、主动元件及像素电极,主动元件电性连接至数据线及栅极线,像素电极电性连接至主动元件,像素电极定义多个配向区,且多个配向区具有不同的多个配向方向。多条转接线在第一方向上排列,多个像素结构的多条栅极线在第二方向上排列,第一方向与第二方向交错,且多条转接线电性连接至多条栅极线。多个像素结构包括第一像素结构,多个转接线包括第一转接线,且第一转接线与第一像素结构的多个配向区的交界重叠。
-
公开(公告)号:CN111948861B
公开(公告)日:2022-10-14
申请号:CN202010768993.2
申请日:2020-08-03
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G02F1/133 , G02F1/1345 , H01L27/12
Abstract: 一种显示面板包括多条源极线、多条横向栅极线、多个主像素单元、多条第一与第二纵向栅极线。横向栅极线与源极线交错。这些主像素单元包括多条并列的第一像素条、第二像素条与第三像素条。各个第一纵向栅极线设置于相邻的第一像素条与第二像素条之间,但不相邻于任何第三像素条。各个第二纵向栅极线相邻于其中一条第三像素条。最长的第一纵向栅极线与最长的第二纵向栅极线两者长度比值大于2。
-
公开(公告)号:CN112542145B
公开(公告)日:2021-12-31
申请号:CN202010940439.8
申请日:2020-09-09
Applicant: 友达光电股份有限公司
IPC: G09G3/36 , G09G3/3208 , G09G3/32
Abstract: 一种显示面板包括多个子像素结构及多个转接元件。多个子像素结构包括多个第一子像素结构,每一第一子像素结构的数据线邻设于对应的一个转接元件,且第一子像素结构的扫描线电性连接至所述对应的一个转接元件。多个第一子像素结构包括多个第一型子像素结构及多个第二型子像素结构。显示面板显示一灰阶画面时,每一第一型子像素结构所在处具有第一亮度,每一第二型子像素结构所在处具有第二亮度,且第一亮度小于第二亮度。显示面板的多个第一子像素结构的总数量为A,多个第一子像素结构之中的多个第一型子像素结构的数量为a,且50%
-
公开(公告)号:CN110992909B
公开(公告)日:2021-11-16
申请号:CN201911257830.1
申请日:2019-12-10
Applicant: 友达光电股份有限公司
IPC: G09G3/36 , G09G3/3225 , G09G3/20
Abstract: 本发明公开了一种驱动方法及显示装置。驱动方法包含:在画框时间周期中的第一时间区间中的重置时间区间中,提供重置信号以对显示装置中的多个像素电路进行放电;在第一时间区间中的数据写入时间区间中,提供多个扫描信号以对显示装置中的像素电路分别写入多个显示数据;以及,在画框时间周期中的第二时间区间中,提供激光信号以使所有的像素电路分别依据显示数据以产生显示画面。其中,在画框时间周期中,第一时间区间是在第二时间区间之前。
-
公开(公告)号:CN112908156A
公开(公告)日:2021-06-04
申请号:CN202010909837.3
申请日:2020-09-02
Applicant: 友达光电股份有限公司
IPC: G09F9/30
Abstract: 一种像素阵列基板包括多条数据线、多条第一栅极线、多个像素结构、多条第一共用线及多个导线组。多条数据线在第一方向上排列。多条第一栅极线在第二方向上排列。多个像素结构电性连接至多条数据线及多条第一栅极线。多条第一共用线在第二方向上排列,且与多个像素结构重叠。多个导线组设在第一方向上排列。每一导线组包括在第一方向上依序排列的多个第一导线群及一第二导线群。每一第一导线群包括多条第二栅极线及一第二共用线。第二导线群包括多条第一辅助线及一第二共用线。每一第一导线群的多条第二栅极线及一第二共用线在第一方向上的排列顺序分别与第二导线群的多条第一辅助线及第二共用线在第一方向上的排列顺序相同。
-
公开(公告)号:CN105654890B
公开(公告)日:2018-12-11
申请号:CN201610159822.3
申请日:2016-03-21
Applicant: 友达光电股份有限公司
IPC: G09G3/20
CPC classification number: G09G5/003 , G09G3/3614 , G09G3/3648 , G09G2310/0248 , G09G2310/0267 , G09G2310/0289 , G09G2310/08 , G09G2320/0233 , G09G2320/0247 , G09G2320/0252 , G09G2330/02 , G09G2340/0435
Abstract: 一种显示装置及其驱动方法。显示装置包含显示阵列以及驱动电路。显示阵列包含至少一扫描线。驱动电路用以驱动显示阵列,其包含时序控制器以及栅极驱动器。时序控制器用以控制显示阵列的刷新频率操作在第一频率或第二频率,其中第一频率高于第二频率。栅极驱动器用以切换提供致能电压信号与禁能电压信号至显示阵列的扫描线。当刷新频率为第一频率时,致能电压信号与禁能电压信号具有第一压差,当刷新频率为第二频率时,致能电压信号与禁能电压信号具有第二压差,第一压差大于第二压差,且该致能电压信号的致能时间长度相同。
-
-
-
-
-
-
-
-
-