一种低压差稳压器
    11.
    发明授权

    公开(公告)号:CN115469706B

    公开(公告)日:2024-02-09

    申请号:CN202211085702.5

    申请日:2022-09-06

    Abstract: 本发明涉及一种低压差稳压器,该低压差稳压器包括第一带隙基准源电路、误差放大器、P型传输管、电阻RF1、电阻RF2、电容C0;第一带隙基准源电路,用于产生与温度无关的基准电压信号,电压信号连接至误差放大器的负输入端,误差放大器的输出端连接P型传输管的栅极;误差放大器的供电端和P型传输管的源端、衬底均连接至电源VDD,P型传输管的漏端同时连接电阻RF1和电容C0的一端,电阻RF1的另一端连接误差放大器的正输入端和电阻RF2,电阻RF2的另一端和电容C0的另一端接地。

    一种用于CMOS图像传感器的高速高精度斜坡生成模块

    公开(公告)号:CN115955613A

    公开(公告)日:2023-04-11

    申请号:CN202211436544.3

    申请日:2022-11-16

    Abstract: 本发明涉及一种用于CMOS图像传感器的高速高精度斜坡生成模块,属于CMOS图像传感器领域;包括2N+2M个电流舵单元、单向斜坡控制模块、电阻Rload、电阻Rdummy、电容Cfilter;其中,单向斜坡控制模块设置有2N+2M控制信号输出端,每个输出端分别连接在对应1个电流舵单元的2个输入端;每个电流舵单元的一个输出端连接电阻Rdummy后接地,另一个输出端与斜坡参考电压输出点Vout连接;斜坡参考电压输出点Vout分别与电阻Rload和电容Cfilter并联;实现台阶形式的信号经过滤波生成斜坡;本发明可消除输出点的毛刺glitch电压,进而提升整体读出电路的噪声、微分非线性、积分非线性性能,并可降低不同芯片之间的斜坡偏差。

    一种空间多谱段成像仪视频电路系统

    公开(公告)号:CN104378548B

    公开(公告)日:2017-10-24

    申请号:CN201410602670.0

    申请日:2014-10-31

    Abstract: 本发明公开了一种空间多谱段成像仪视频电路系统,包括一个信息处理设备和N个成像设备,成像设备主要实现对目标的成像,产生图像数据。信息处理设备主要用于控制各成像设备,接收、编码各成像设备的图像数据,按照统一的方式输出各成像设备的图像。本发明的各成像设备之间互不相关,和信息处理设备是多对一的关系。本发明使用锁相环技术接收时钟信号,解决了不同成像设备不同工作频率下的同步问题,同时采用分包的方式解决了不同谱段图像数据统一发送的问题。本发明具有结构简单、设备间影响小、拓展能力强、适应范围广的特点,可广泛应用于由CCD和红外探测器联合组成的空间多谱段成像仪的视频电路系统中。

    一种超大面阵CMOS相机多路高速信号的同步时钟系统

    公开(公告)号:CN104836573B

    公开(公告)日:2017-07-28

    申请号:CN201510218263.4

    申请日:2015-04-30

    Abstract: 一种超大面阵CMOS相机多路高速信号的同步时钟系统,包括工作晶振、参考晶振、T个压控晶振、可编程逻辑器件FPGA、T个带锁相环功能的时钟管理芯片、T个环路滤波器,T为正整数,每一个时钟管理芯片与一个参考晶振、压控晶振构、环路滤波器构成一个锁相环;对于每一个锁相环,根据输入的分频控制量,对压控晶振的输出频率进行分频,产生R+1路数据同步时钟。本发明系统采用一个参考晶振输出同源参考频率,这样可以输出T*R路相位一致的同步时钟,解决多路信号的时钟同步问题;同时,采用时钟管理芯片为FPGA提供工作时钟并用对应的时钟处理相应的图像数据,可以保证FPGA的输出时钟和数据相位的完全同步。

    一种空间多谱段成像仪视频电路系统

    公开(公告)号:CN104378548A

    公开(公告)日:2015-02-25

    申请号:CN201410602670.0

    申请日:2014-10-31

    Abstract: 本发明公开了一种空间多谱段成像仪视频电路系统,包括一个信息处理设备和N个成像设备,成像设备主要实现对目标的成像,产生图像数据。信息处理设备主要用于控制各成像设备,接收、编码各成像设备的图像数据,按照统一的方式输出各成像设备的图像。本发明的各成像设备之间互不相关,和信息处理设备是多对一的关系。本发明使用锁相环技术接收时钟信号,解决了不同成像设备不同工作频率下的同步问题,同时采用分包的方式解决了不同谱段图像数据统一发送的问题。本发明具有结构简单、设备间影响小、拓展能力强、适应范围广的特点,可广泛应用于由CCD和红外探测器联合组成的空间多谱段成像仪的视频电路系统中。

    一种总线控制的时钟延时电路

    公开(公告)号:CN116979936B

    公开(公告)日:2024-12-13

    申请号:CN202310875774.8

    申请日:2023-07-17

    Abstract: 本发明公开了一种总线控制的时钟延时电路,包括:时钟输入端、总线控制输入端、最终输出端、N个延时单元和或门;延时单元包括接收端、发送端、控制端和输出端;各级延时单元通过接收端和发送端进行串接,第一级延时单元的接收端与时钟输入端连接,总线控制输入端包括N个数据位,延时单元的控制端分别与总线控制输入端的各数据位连接;N个延时单元的输出端依次连接或门的输入极,或门的输出极与后级的或门输入极级联,实现最终输出端输出一路信号;总线控制输入端接收外部总线控制信号,通过改变总线控制信号中置高电平的数据位的位置,实现在线控制最终输出端输出的时钟信号的延时时间;实现总线控制信号定量调节时钟信号延迟。

Patent Agency Ranking