-
公开(公告)号:CN115469706B
公开(公告)日:2024-02-09
申请号:CN202211085702.5
申请日:2022-09-06
Applicant: 北京空间机电研究所
IPC: G05F1/567
Abstract: 本发明涉及一种低压差稳压器,该低压差稳压器包括第一带隙基准源电路、误差放大器、P型传输管、电阻RF1、电阻RF2、电容C0;第一带隙基准源电路,用于产生与温度无关的基准电压信号,电压信号连接至误差放大器的负输入端,误差放大器的输出端连接P型传输管的栅极;误差放大器的供电端和P型传输管的源端、衬底均连接至电源VDD,P型传输管的漏端同时连接电阻RF1和电容C0的一端,电阻RF1的另一端连接误差放大器的正输入端和电阻RF2,电阻RF2的另一端和电容C0的另一端接地。
-
公开(公告)号:CN117061893A
公开(公告)日:2023-11-14
申请号:CN202310768583.1
申请日:2023-06-27
Applicant: 北京空间机电研究所
Inventor: 潘卫军 , 韩立镪 , 程甘霖 , 吴淞波 , 王耕耘 , 张旭 , 孙启扬 , 卜洪波 , 谢圣文 , 柴瑞青 , 谢莉莉 , 戴立群 , 张芮萌 , 姚瑶 , 樊奔 , 陈瑞明
Abstract: 具有双段独立可控时序驱动的TDI系统,适用于空间遥感推扫或摆扫应用的TDI型器件,其主要应用特征为TDI器件的像元可以分成若干段,每一段可以用独立的时序驱动电路驱动,使每一段像元可以在不同的时序控制下工作。本发明克服传统TDI器件由于整行像元由单一时序驱动控制引入较大的像移偏差,导致器件动态MTF指标严重劣化的弊端,采用分段独立时序驱动的控制方式,将原有的像移偏差减小至传统驱动架构的一半,极大地提升了器件的动态MTF指标。
-
公开(公告)号:CN115955613A
公开(公告)日:2023-04-11
申请号:CN202211436544.3
申请日:2022-11-16
Applicant: 北京空间机电研究所
Abstract: 本发明涉及一种用于CMOS图像传感器的高速高精度斜坡生成模块,属于CMOS图像传感器领域;包括2N+2M个电流舵单元、单向斜坡控制模块、电阻Rload、电阻Rdummy、电容Cfilter;其中,单向斜坡控制模块设置有2N+2M控制信号输出端,每个输出端分别连接在对应1个电流舵单元的2个输入端;每个电流舵单元的一个输出端连接电阻Rdummy后接地,另一个输出端与斜坡参考电压输出点Vout连接;斜坡参考电压输出点Vout分别与电阻Rload和电容Cfilter并联;实现台阶形式的信号经过滤波生成斜坡;本发明可消除输出点的毛刺glitch电压,进而提升整体读出电路的噪声、微分非线性、积分非线性性能,并可降低不同芯片之间的斜坡偏差。
-
公开(公告)号:CN109164467A
公开(公告)日:2019-01-08
申请号:CN201810777999.9
申请日:2018-07-16
Applicant: 北京空间机电研究所
Inventor: 戴立群 , 徐丽娜 , 孙启扬 , 唐绍凡 , 聂浩 , 杨明明 , 徐圣亚 , 卜洪波 , 樊奔 , 王耕耘 , 张旭 , 姚瑶 , 陈瑞明 , 王栋 , 程甘霖 , 翟国芳 , 吴淞波 , 潘卫军
Abstract: 一种基于星上广播的星载光学遥感器成像时间精度维持方法,方法依托星上的管理控制单元、信号处理单元通过下述方式实现:管理控制单元同时接收卫星数管分系统通过卫星总线发来的广播时间信息以及GPS接收机通过RS422接口发送的整秒时刻脉冲;管理控制单元同时对接收的广播时间信息及整秒时刻脉冲进行处理:对整秒时刻脉冲信号进行整形、驱动产生GPS秒脉冲并转发至信号处理单元;向信号处理单元转发广播时间信息以及根据广播时间信息通过中断方式生成内部秒脉冲后转发至信号处理单元;信号处理单元接收管理控制单元发送的GPS秒脉冲、内部秒脉冲以及广播时间信息;当GPS秒脉冲正常时,使用GPS秒脉冲;GPS秒脉冲中断时,使用内部秒脉冲,以实现星载光学遥感器成像时间精度维持。
-
公开(公告)号:CN104378548B
公开(公告)日:2017-10-24
申请号:CN201410602670.0
申请日:2014-10-31
Applicant: 北京空间机电研究所
Abstract: 本发明公开了一种空间多谱段成像仪视频电路系统,包括一个信息处理设备和N个成像设备,成像设备主要实现对目标的成像,产生图像数据。信息处理设备主要用于控制各成像设备,接收、编码各成像设备的图像数据,按照统一的方式输出各成像设备的图像。本发明的各成像设备之间互不相关,和信息处理设备是多对一的关系。本发明使用锁相环技术接收时钟信号,解决了不同成像设备不同工作频率下的同步问题,同时采用分包的方式解决了不同谱段图像数据统一发送的问题。本发明具有结构简单、设备间影响小、拓展能力强、适应范围广的特点,可广泛应用于由CCD和红外探测器联合组成的空间多谱段成像仪的视频电路系统中。
-
公开(公告)号:CN104836573B
公开(公告)日:2017-07-28
申请号:CN201510218263.4
申请日:2015-04-30
Applicant: 北京空间机电研究所
Abstract: 一种超大面阵CMOS相机多路高速信号的同步时钟系统,包括工作晶振、参考晶振、T个压控晶振、可编程逻辑器件FPGA、T个带锁相环功能的时钟管理芯片、T个环路滤波器,T为正整数,每一个时钟管理芯片与一个参考晶振、压控晶振构、环路滤波器构成一个锁相环;对于每一个锁相环,根据输入的分频控制量,对压控晶振的输出频率进行分频,产生R+1路数据同步时钟。本发明系统采用一个参考晶振输出同源参考频率,这样可以输出T*R路相位一致的同步时钟,解决多路信号的时钟同步问题;同时,采用时钟管理芯片为FPGA提供工作时钟并用对应的时钟处理相应的图像数据,可以保证FPGA的输出时钟和数据相位的完全同步。
-
公开(公告)号:CN104378548A
公开(公告)日:2015-02-25
申请号:CN201410602670.0
申请日:2014-10-31
Applicant: 北京空间机电研究所
Abstract: 本发明公开了一种空间多谱段成像仪视频电路系统,包括一个信息处理设备和N个成像设备,成像设备主要实现对目标的成像,产生图像数据。信息处理设备主要用于控制各成像设备,接收、编码各成像设备的图像数据,按照统一的方式输出各成像设备的图像。本发明的各成像设备之间互不相关,和信息处理设备是多对一的关系。本发明使用锁相环技术接收时钟信号,解决了不同成像设备不同工作频率下的同步问题,同时采用分包的方式解决了不同谱段图像数据统一发送的问题。本发明具有结构简单、设备间影响小、拓展能力强、适应范围广的特点,可广泛应用于由CCD和红外探测器联合组成的空间多谱段成像仪的视频电路系统中。
-
公开(公告)号:CN117319824B
公开(公告)日:2025-01-10
申请号:CN202311118187.0
申请日:2023-08-31
Applicant: 北京空间机电研究所
Inventor: 韩立镪 , 陈瑞明 , 王小勇 , 张旭 , 程甘霖 , 王耕耘 , 谢莉莉 , 姚瑶 , 吴淞波 , 戴立群 , 卜洪波 , 孙启扬 , 张芮萌 , 樊奔 , 潘卫军 , 柴瑞青 , 谢圣文
Abstract: 本发明涉及一种低噪声大满阱TDI‑CMOS图像传感器读出电路,属于CMOS图像传感器领域;包括埋沟型CCD结构和读出模块;埋沟型CCD结构包括p型衬底、n型埋沟、4个CCD电极和传输栅TG;n型埋沟设置在p型衬底的上表面;4个CCD电极等间隔分布在n型埋沟的上表面;传输栅TG设置在n型埋沟的上表面,且位于4个CCD电极的外侧;n型埋沟的上表面设置有凹槽;读出模块包括FD节点和模拟读出前级电路;FD节点与模拟读出前级电路连接;FD节点伸入凹槽中,实现读出模块与n型埋沟连接;本发明适用于CCD‑CMOS融合型TDI图像传感器,尤其可在高埋沟耗尽电势、高电荷转移效率、大满阱埋沟CCD像素设计前提下提升传感器的噪声性能。
-
公开(公告)号:CN117061893B
公开(公告)日:2025-01-07
申请号:CN202310768583.1
申请日:2023-06-27
Applicant: 北京空间机电研究所
Inventor: 潘卫军 , 韩立镪 , 王小勇 , 程甘霖 , 吴淞波 , 王耕耘 , 张旭 , 孙启扬 , 卜洪波 , 谢圣文 , 柴瑞青 , 谢莉莉 , 戴立群 , 张芮萌 , 姚瑶 , 樊奔 , 陈瑞明
Abstract: 具有双段独立可控时序驱动的TDI系统,适用于空间遥感推扫或摆扫应用的TDI型器件,其主要应用特征为TDI器件的像元可以分成若干段,每一段可以用独立的时序驱动电路驱动,使每一段像元可以在不同的时序控制下工作。本发明克服传统TDI器件由于整行像元由单一时序驱动控制引入较大的像移偏差,导致器件动态MTF指标严重劣化的弊端,采用分段独立时序驱动的控制方式,将原有的像移偏差减小至传统驱动架构的一半,极大地提升了器件的动态MTF指标。
-
公开(公告)号:CN116979936B
公开(公告)日:2024-12-13
申请号:CN202310875774.8
申请日:2023-07-17
Applicant: 北京空间机电研究所
Inventor: 卜洪波 , 王耕耘 , 韩立镪 , 吴淞波 , 程甘霖 , 戴立群 , 樊奔 , 张旭 , 谢圣文 , 姚瑶 , 潘卫军 , 孙启扬 , 谢莉莉 , 张芮萌 , 柴瑞青 , 陈瑞明
Abstract: 本发明公开了一种总线控制的时钟延时电路,包括:时钟输入端、总线控制输入端、最终输出端、N个延时单元和或门;延时单元包括接收端、发送端、控制端和输出端;各级延时单元通过接收端和发送端进行串接,第一级延时单元的接收端与时钟输入端连接,总线控制输入端包括N个数据位,延时单元的控制端分别与总线控制输入端的各数据位连接;N个延时单元的输出端依次连接或门的输入极,或门的输出极与后级的或门输入极级联,实现最终输出端输出一路信号;总线控制输入端接收外部总线控制信号,通过改变总线控制信号中置高电平的数据位的位置,实现在线控制最终输出端输出的时钟信号的延时时间;实现总线控制信号定量调节时钟信号延迟。
-
-
-
-
-
-
-
-
-