一种信号延时方法和装置
    11.
    发明公开

    公开(公告)号:CN111865270A

    公开(公告)日:2020-10-30

    申请号:CN202010645753.3

    申请日:2020-07-07

    Abstract: 本申请公开了一种信号延时方法和装置。接收输入的数字信号,将所述数字信号写入双口内存,记录写数地址,按照设定的第一延时量计算得到双口内存的读数地址,从读数地址读取数据;将读取的所述数据内插提高采样率,按照设定的第二延时量选择抽头抽取数据,将所述数据的采样率恢复到内插前,得到延时后的数据;输出所述延时后的数据。该方法和装置同时实现了信号的大范围和高精度延时。

    用于变频时延校准系统的相位补偿方法

    公开(公告)号:CN103501160B

    公开(公告)日:2016-01-06

    申请号:CN201310432252.7

    申请日:2013-09-22

    Abstract: 本发明公开了一种用于变频时延校准系统的相位补偿方法,包括如下步骤:发送连续波源信号;将连续波源信号分为第一连续波子信号和第二连续波子信号;分别调整第一连续波子信号和第二连续波子信号的功率;发送第一本振信号和第二本振信号;混频得到第一中频信号和第二中频信号;采样得到第一组数据样本和第二组数据样本;希尔伯特变换得到第三组数据样本和第四组数据样本;计算得到第一中频信号与第二中频信号的相位差;发送第三本振信号和第四本振信号;混频得到第三中频信号和第四中频信号;采样得到第五组数据样本和第六组数据样本;希尔伯特变换得到第七组数据样本和第八组数据样本;计算得到第三中频信号与第四中频信号的相位差。

    一种多部雷达信号同时模拟的系统及方法

    公开(公告)号:CN119596257A

    公开(公告)日:2025-03-11

    申请号:CN202411966725.6

    申请日:2024-12-30

    Abstract: 本发明属于雷达信号模拟及数字信号处理技术领域,并具体公开了一种多部雷达信号同时模拟的系统及方法,包括:采用延时解算模块、幅度解算模块和频率解算模块,分别获取各个雷达模拟信号的延时、幅度和频率控制量,以及上变频模块的功率和频率控制量,根据前述获取的控制量,通过多个雷达信号模拟模块模拟各个雷达信号模拟数字量,再经过合成和数模转换,将雷达模拟的数字量转换为中频模拟信号,上变频模块根据幅度解算模块和频率解算模块的控制,将数模转换器产生的多部雷达信号模拟的中频模拟信号变频至相应频段,得到最终的多部雷达信号模拟信号。

    一种测量引信时延的方法和装置

    公开(公告)号:CN114184099B

    公开(公告)日:2023-09-22

    申请号:CN202111297752.5

    申请日:2021-11-04

    Abstract: 本申请公开了一种测量引信时延的方法,将高频调制的引信信号经过被测引信设备延时后变频至中频,生成被测信号;将所述高频调制的引信信号直接变频至中频,生成参考信号;对被测信号和参考信号进行互相关计算,得到时延初值;对被测信号和参考信号分别进行希尔伯特变换,进而得到相位差值;调整引信信号的频率、跨多个周期对被测信号和参考信号分别进行希尔伯特变换,进而得到新的相位差值后,计算得到被测引信信号的延时值。本申请还包含实现所述方法的装置。本申请解决现有技术测量精度不高的问题。

    用于误码测试设备的图形产生方法及误码测试设备

    公开(公告)号:CN116155458A

    公开(公告)日:2023-05-23

    申请号:CN202211693676.4

    申请日:2022-12-28

    Abstract: 本发明属于图形产生技术领域,具体公开了一种用于误码测试设备的图形产生方法及误码测试设备。该图形产生方法包括:步骤S1:在FPGA中设置所需速率的测试图形数据以输出测试信号;步骤S2:使第一端口与第一输入端口导通,第一输入端口与第五动作端导通;步骤S3:使第二端口与第二输入端口导通,第二输入端口与第五动作端导通;步骤S4:使第一动作端与第三输入端口导通;第三输入端口与第五动作端导通;步骤S5:使第二动作端和第三动作端与60G串行器的输入端导通,60G串行器的输出端与第四输入端口导通;第四输入端口与第五动作端导通。本发明可以实现50Mb/s~60Gb/s图形的产生来拓展误码测试设备的应用范围。

    一种用于误码率测试设备的变参数正弦抖动信号注入方法

    公开(公告)号:CN112886963B

    公开(公告)日:2022-05-20

    申请号:CN202110030242.5

    申请日:2021-01-11

    Abstract: 本发明涉及一种用于误码率测试设备的变参数正弦抖动信号注入方法,属于集成电路技术领域,误码率测试设备的码型产生部分包括点频源、直接频率合成器一、FPGA控制器、直接频率合成器二、鉴相器、高速运算放大器、压控振荡器、分频器和码型发生器,变参数正弦抖动信号注入方法采用上述设备,包括:点频源分两路提供参考时钟信号;FPGA控制器分别向两个直接频率合成器发送控制信号,使其输出正弦信号;将直接频率合成器一输出的正弦信号与由锁相环路中的鉴相电压求和;再将压控振荡器的输出信号发送至码型发生器,锁相环环路输出连接至码型发生器输出抖动信号,解决了现有技术产生的抖动信号参数相对恒定,幅度控制效果不理想的问题。

    一种用于误码测试设备的自动均衡方法和系统

    公开(公告)号:CN114389751A

    公开(公告)日:2022-04-22

    申请号:CN202111524708.3

    申请日:2021-12-14

    Abstract: 本申请公开了一种用于误码测试设备的自动均衡系统,包括均衡电路、误码仪、控制器。输入信号经均衡电路处理后进入误码仪,输出误码率数据。所述控制器,用于向所述均衡电路装填控制参数,改变所述均衡电路的工作状态,不同控制参数条件下的误码率进行比较,根据误码变化趋势生成一组控制参数,使输出误码率小于第一设定阈值。本申请还包含使用所述系统的自动均衡方法。本申请解决误码率测试设备中均衡电路使用不便的问题。

    多路输出信号间相对时延的校准方法

    公开(公告)号:CN103427768A

    公开(公告)日:2013-12-04

    申请号:CN201310373562.6

    申请日:2013-08-23

    Abstract: 本发明公开了一种多路输出信号间相对时延的校准方法,包括如下步骤:通过每一个接收通道的前置衰减器(9)调整来自目标模拟器(8)的模拟信号的功率大小;通过变频器(10)将来自前置衰减器(9)的模拟信号与来自可变本振源(1)的本振信号进行混频;通过中频放大器(11)对混频后的模拟信号依次进行滤波处理和放大处理;通过数据采集模块(6)对来自四个接收通道的中频放大器(11)的模拟信号进行采样处理;通过计算机(7)分别计算来自第一接收通道(2)的数字信号与来自第二接收通道(3)、第三接收通道(4)和第四收通道(5)的数字信号间的相对时延;对来自第一接收通道(2)的数字信号与来自第二接收通道(3)、第三接收通道(4)和第四收通道(5)的数字信号间的相对时延进行不确定度分析。

    误码测试设备及用于其的信号上升/下降时间校正方法

    公开(公告)号:CN116132002A

    公开(公告)日:2023-05-16

    申请号:CN202211693660.3

    申请日:2022-12-28

    Abstract: 本发明属于信号上升/下降时间校正技术领域,具体公开了一种误码测试设备及用于其的信号上升/下降时间校正方法。该信号上升/下降时间校正方法包括:步骤S1:根据实际所需输出信号在时钟源上设置输入时钟;步骤S2:使输入时钟以多路形式依次输入至图形产生器、斜率滤波器组以及示波器,示波器示出并记录得到多路输出信号的上升/下降时间的数据;步骤S3:采用枚举法逐个对比多路数据,每路确定一个结果使得各路之间的偏差最小,记录偏差最小时对应的斜率滤波器组的参数,并将参数设置在对应的斜率滤波器组中,以实现对输出信号上升/下降时间的校正。本发明可以解决误码测试设备的多个发射通道间信号上升/下降时间难以到达一致的问题。

    一种测量引信时延的方法和装置

    公开(公告)号:CN114184099A

    公开(公告)日:2022-03-15

    申请号:CN202111297752.5

    申请日:2021-11-04

    Abstract: 本申请公开了一种测量引信时延的方法,将高频调制的引信信号经过被测引信设备延时后变频至中频,生成被测信号;将所述高频调制的引信信号直接变频至中频,生成参考信号;对被测信号和参考信号进行互相关计算,得到时延初值;对被测信号和参考信号分别进行希尔伯特变换,进而得到相位差值;调整引信信号的频率、跨多个周期对被测信号和参考信号分别进行希尔伯特变换,进而得到新的相位差值后,计算得到被测引信信号的延时值。本申请还包含实现所述方法的装置。本申请解决现有技术测量精度不高的问题。

Patent Agency Ranking