一种大带宽高灵敏度接收前端电路

    公开(公告)号:CN114401019A

    公开(公告)日:2022-04-26

    申请号:CN202111473640.0

    申请日:2021-11-29

    Abstract: 本申请公开了一种大带宽高灵敏度前端电路,包括通道模式切换单元、频率变换单元和本振单元。通道模式切换单元,可配置为宽带或窄带路径,小增益或大增益路径。频率变换单元,用于对所述通道模式切换单元输出的小信号进行下变频、滤波,输出中频信号,所述下变频为可配置的一次或两次变频。本振单元,用于产生频率变换单元所需要的本振信号,其中,第一本振为宽带细步进本振,是由YIG振荡器输出信号与梳状谱信号进行混频,混频后的信号与DDS输出信号进行鉴相,通过锁相环路控制YIG振荡器,再将所述YIG振荡器输出信号进行倍频得到;第二本振信号由低相噪参考信号倍频产生。本申请解决接收前端电路带宽小、灵敏度低的问题。

    一种多辐射源雷达序列生成方法和装置

    公开(公告)号:CN114063027A

    公开(公告)日:2022-02-18

    申请号:CN202111165020.0

    申请日:2021-09-30

    Abstract: 本申请公开了一种多辐射源雷达序列生成装置,包含N个信号生成模块、排序模块、DDS模块。所述信号生成模块,用于对PDW数据进行并行处理,产生雷达波形控制字和触发信号。所述排序模块,根据N个触发信号的发生时间,对所述N个信号生成模块输出的雷达波形控制字进行排序,生成控制字序列。所述DDS模块,根据所述控制字序列,产生雷达脉冲波形数据。本申请还包含使用所述装置实现多辐射雷达序列生成方法。本申请解决了现有技术高密度脉冲流生成效率不高的问题。

    一种噪声干扰信号高精度延时装置及延时方法

    公开(公告)号:CN116449316A

    公开(公告)日:2023-07-18

    申请号:CN202310369893.6

    申请日:2023-04-07

    Abstract: 本说明书公开了一种噪声干扰信号高精度延时装置及延时方法,用以解决现有技术针对多通道被动雷达目标模拟器无法实现噪声干扰信号高精度延时的问题。本发明包括:主控单元,用于生成控制参数和可调带宽的基带噪声数据,并发送给FPGA时序控制器;FPGA时序控制器,用于装载控制参数,并对可调带宽的基带噪声数据进行信号粗延时和精延时;高速DA模块,用于对精延时后的信号进行数模转换后,输出延时噪声干扰信号;滤波/功率调整模块,用于对延时噪声干扰信号进行滤波和功率调整,获得所需功率电平的噪声干扰信号;输出校准模块,用于对开机后四路噪声基带信号输出的初始相位差进行闭环校准。本发明粗延时和精延时结合,实现通道间延时范围几百μs、延时精度0.42ns的噪声干扰信号的高精度延时。

    一种大带宽高灵敏度接收前端电路

    公开(公告)号:CN114401019B

    公开(公告)日:2023-09-12

    申请号:CN202111473640.0

    申请日:2021-11-29

    Abstract: 本申请公开了一种大带宽高灵敏度前端电路,包括通道模式切换单元、频率变换单元和本振单元。通道模式切换单元,可配置为宽带或窄带路径,小增益或大增益路径。频率变换单元,用于对所述通道模式切换单元输出的小信号进行下变频、滤波,输出中频信号,所述下变频为可配置的一次或两次变频。本振单元,用于产生频率变换单元所需要的本振信号,其中,第一本振为宽带细步进本振,是由YIG振荡器输出信号与梳状谱信号进行混频,混频后的信号与DDS输出信号进行鉴相,通过锁相环路控制YIG振荡器,再将所述YIG振荡器输出信号进行倍频得到;第二本振信号由低相噪参考信号倍频产生。本申请解决接收前端电路带宽小、灵敏度低的问题。

    一种信号延时方法和装置

    公开(公告)号:CN111865270B

    公开(公告)日:2023-04-25

    申请号:CN202010645753.3

    申请日:2020-07-07

    Abstract: 本申请公开了一种信号延时方法和装置。接收输入的数字信号,将所述数字信号写入双口内存,记录写数地址,按照设定的第一延时量计算得到双口内存的读数地址,从读数地址读取数据;将读取的所述数据内插提高采样率,按照设定的第二延时量选择抽头抽取数据,将所述数据的采样率恢复到内插前,得到延时后的数据;输出所述延时后的数据。该方法和装置同时实现了信号的大范围和高精度延时。

    一种信号延时方法和装置

    公开(公告)号:CN111865270A

    公开(公告)日:2020-10-30

    申请号:CN202010645753.3

    申请日:2020-07-07

    Abstract: 本申请公开了一种信号延时方法和装置。接收输入的数字信号,将所述数字信号写入双口内存,记录写数地址,按照设定的第一延时量计算得到双口内存的读数地址,从读数地址读取数据;将读取的所述数据内插提高采样率,按照设定的第二延时量选择抽头抽取数据,将所述数据的采样率恢复到内插前,得到延时后的数据;输出所述延时后的数据。该方法和装置同时实现了信号的大范围和高精度延时。

Patent Agency Ranking