-
公开(公告)号:CN113691304B
公开(公告)日:2023-04-18
申请号:CN202111043782.3
申请日:2021-09-07
Applicant: 上海航天测控通信研究所
IPC: H04B7/185
Abstract: 本发明公开了一种用于深空探测器间通信的遥控自主要数传输方法,能够完成深空探测器中继通信机和综合电子计算机的交互通信,主要包括以下步骤:(1)综合电子发送UHF通信机的设置指令;(2)综合电子以M帧为一批,分批发送N帧待传遥控帧;(3)综合电子最后发送结束通信的设置指令,控制UHF通信机完成关机并结束通信。本发明能够提高深空探测领域中继通信机和综合电子计算机之间的传输效率,缓解通信过程中对综合电子的资源占用率,实现了深空探测器间通信的遥控自主要数传输,解决了火星、木星等深空探测工程因通信距离远、信号衰减大、通信时延长而无法实时通信控制的难题。
-
公开(公告)号:CN115542222A
公开(公告)日:2022-12-30
申请号:CN202211155180.1
申请日:2022-09-22
Applicant: 上海航天测控通信研究所
Abstract: 本发明公开了一种静止轨道微波辐射计天线发射率在轨标定方法,包括:根据所述微波辐射计天线三个反射面的传输方程计算天线级联反射面传输方程;根据馈电口面两点定标方程和所述天线级联反射面传输方程,获取天线级联链路微波损耗方程;采用天线温控系统,分别将天线三个反射面同时刻温度梯度控制到目标值,采用温控系统获取两组天线反射面温度状态对应的线级联损耗基于天线级联链路微波损耗方程和物理温度对应谱功率密度公式,计算天线三个反射面表面反射率与工作表面温度函数关系参数。实现天线自辐射在轨实时校正,微波辐射计在轨进行全冷空观测,精确获取天线反射率及其随温度变化函数。
-
公开(公告)号:CN110690917B
公开(公告)日:2021-12-03
申请号:CN201910909235.5
申请日:2019-09-24
Applicant: 上海航天测控通信研究所
IPC: H04B7/185
Abstract: 本发明提供了一种星载收发通信机抗空间单粒子翻转系统,运用于一星载收发通信机的中频处理模块上,主要功能为利用反熔丝FPGA芯片实时刷新SRAM型FPGA内部配置信息,从而在不间断SRAM型FPGA工作的前提下,纠正SRAM型FPGA内部发生的单粒子翻转,是SRAM型FPGA抗空间单粒子翻转的有效措施。监控FPGA为反熔丝FPGA芯片内烧录的FPGA程序,其功能模块包括:顶层模块、上电复位信号产生模块、指令脉冲检测模块、计时模块、刷新模块、三选一模块。反熔丝FPGA外围接口电路芯片包括:SRAM型FPGA、PROM芯片、看门狗芯片、电平转换器芯片、时钟驱动芯片。本发明具有一定的通用性,可以广泛应用于具有类似功能的星载收发通信设备上。
-
公开(公告)号:CN112986700A
公开(公告)日:2021-06-18
申请号:CN202110199198.0
申请日:2021-02-22
Applicant: 上海航天测控通信研究所
IPC: G01R29/10
Abstract: 本发明提供了一种静止轨道电大尺寸天线热变形方向图在轨实时修正方法,包括:基于摄影测量技术获取天线反射面的热变形数据,处理热变形数据以将形面误差转换为波前相位误差;基于最小二乘法,采用zernike多项式拟合波前相位误差,得到拟合系数;基于拟合系数建立单项zernike分布函数作用下的天线主波束效率影响因子表、增益影响因子表和波束指向影响因子表;建立天线主波束效率、增益、半功率波束宽度、波束指向与拟合系数之间的函数关系式,以计算天线热变形方向图;将计算天线热变形方向图的方法集成于在轨定标方法中,以根据天线在轨不同工作环境下的形面测量数据,进行天线方向图在轨实时、高精度定标修正。
-
公开(公告)号:CN110690917A
公开(公告)日:2020-01-14
申请号:CN201910909235.5
申请日:2019-09-24
Applicant: 上海航天测控通信研究所
IPC: H04B7/185
Abstract: 本发明提供了一种星载收发通信机抗空间单粒子翻转系统,运用于一星载收发通信机的中频处理模块上,主要功能为利用反熔丝FPGA芯片实时刷新SRAM型FPGA内部配置信息,从而在不间断SRAM型FPGA工作的前提下,纠正SRAM型FPGA内部发生的单粒子翻转,是SRAM型FPGA抗空间单粒子翻转的有效措施。监控FPGA为反熔丝FPGA芯片内烧录的FPGA程序,其功能模块包括:顶层模块、上电复位信号产生模块、指令脉冲检测模块、计时模块、刷新模块、三选一模块。反熔丝FPGA外围接口电路芯片包括:SRAM型FPGA、PROM芯片、看门狗芯片、电平转换器芯片、时钟驱动芯片。本发明具有一定的通用性,可以广泛应用于具有类似功能的星载收发通信设备上。
-
公开(公告)号:CN105846819A
公开(公告)日:2016-08-10
申请号:CN201610169001.8
申请日:2016-03-23
Applicant: 上海航天测控通信研究所
IPC: H03L7/16
CPC classification number: H03L7/16
Abstract: 本发明公开了一种基于FPGA的直接数字频率合成方法及合成器,该方法包括:频率控制字K输入N位相位累加器中,输出的N位相位值作为ROM查找表的地址;将N位相位值拆分为多部分,并将ROM查找表进行相应的拆分,将每部分ROM查找表输出的幅度值进行三角函数运算,输出波形幅度值;将波形幅值输入D/A转换器,转换为需要合成频率的模拟量信号;将模拟量信号输入低通滤波器,输出频率纯净的频率信号。该合成器包括:依次连接的N位相位累加器、ROM查找表、D/A转换器及低通滤波器,N位相位值和ROM查找表分别拆分为多部分,并进行相应的幅值转换。本发明采用较低的设计复杂度和较少的硬件资源有效降低DDS的输出频率杂散。
-
-
-
-
-