一种包络跟踪的方法及装置

    公开(公告)号:CN102340283B

    公开(公告)日:2014-05-28

    申请号:CN201010231047.0

    申请日:2010-07-14

    Abstract: 本发明的实施例提出了一种包络跟踪的方法,包括以下步骤:计算输入信号的幅度abs_data(t),其中,I(t)、Q(t)分别为输入信号的同相和正交两路信号的幅度;求取连续M个数据中最大数值作为数据的包络qam_data_envelope;对提取的信号包络进行平滑处理;对所述平滑处理后的包络信号增加一个余量margin,使得包络能够覆盖峰值信号。本发明提出的上述方案,通过对信号进行两次平滑求得信号包络,使得对信号的跟踪既能够有效覆盖,又不至于振荡剧烈,且获取的包络信号的峰均比PAR也有所下降。

    一种数字预失真处理参数求取的方法及装置

    公开(公告)号:CN101902258B

    公开(公告)日:2014-04-09

    申请号:CN200910085776.7

    申请日:2009-05-31

    Inventor: 熊军

    Abstract: 本发明提出了一种系统信息发送的方法,包括以下步骤:计算反馈信号X的自相关矩阵;计算反馈信号X与发送信号Y的共轭矩阵Y*的互相关矩阵,计算预失真参数W,其中RW=B。本发明还提出了一种系统信息发送的装置。根据本发明提出的技术方案,解决矩阵分解时计算量过于庞大的问题。本发明提出的技术方案,利用几何上的正交原理,使用DPD的反馈信号和发送信号组成非线性相关矩阵,得到最佳的非线性估计参数,通过上述优化后DPD系数的求取时间将大为缩短,为DPD在产品上的应用提供了高效可实现的算法。

    一种本振泄露快速校准装置及方法

    公开(公告)号:CN103067321A

    公开(公告)日:2013-04-24

    申请号:CN201210558972.3

    申请日:2012-12-20

    Abstract: 本发明提供一种本振泄露快速校正装置及方法,其包括:混频器,用于对发射机发射的本振信号形成的反馈信号进行变频处理,生成中频信号;ADC电路,用于将所述中频信号转换为数字信号;现场可编程门阵列FPGA,用于采集所述数字信号并同时进行I/Q数据的算术和累加;处理器,用于根据所述算术和累加结果计算本振功率;DAC寄存器,用于根据本振功率对本振泄露直流进行校准。通过本发明,不仅能够避免反馈的直流泄露对发射直流泄露的干扰和误判,而且能够大大缩短校本振泄露电流的校正时间。

    数字预失真处理方法及系统

    公开(公告)号:CN103051574A

    公开(公告)日:2013-04-17

    申请号:CN201310015605.3

    申请日:2013-01-16

    Inventor: 熊军 张永丽 薛斌

    Abstract: 本发明公开了一种数字预失真处理方法及系统,所述方法包括:在预失真系数参数表中提取与输入信号对应的预失真参数对输入信号进行预失真处理,得到前向发送信号;对所述前向发送信号进行功率放大处理得到输出信号;对所述输出信号进行采集得到反馈信号;延时预定数量的采样点对所述前向发送信号进行采集,得到参考信号;将所述参考信号和反馈信号进行同步相关运算,对所述反馈信号进行校准;根据所述参考信号和校准后的反馈信号训练预失真系数;根据所述预失真系数和输入信号的幅值形成预失真系数参数表。本实施例对发射信号延时预定数量的采样点,使得射频指标ACPR有比较大的改善。

    一种多载波级联滤波器的设计方法及设计装置

    公开(公告)号:CN102148790A

    公开(公告)日:2011-08-10

    申请号:CN201019114054.X

    申请日:2010-02-05

    Abstract: 本发明的实施例提出了一种多载波级联滤波器的设计方法,包括:根据物理层信号速率fs0和中频速率fs2,确定滤波器的内插倍数N以及两级中频速率点fs1、fs2,其中,N=fs2/fs0,fs1>BW,BW为多载波系统的带宽,N2=fs2/fs1;根据滤波器内插的倍数,设计得到PFIR和CIC滤波器级联的组合滤波器完成频谱成型,其中CIC能抑制PFIR滤波器的镜像大于预定门限值;对经所述PFIR和CIC滤波器级联的组合滤波器滤波后的多载波信号进行多载波叠加,经所述镜像抑制滤波器upfilter滤波后输出。本发明的实施例提出的技术方案,能实现多载波、多天线、多频段上实现中频滤波,同时滤波器资源消耗也远小于传统滤波器的设计方法,能有效降低FPGA硬件资源的使用。

    一种级联滤波器的设计方法及设计装置

    公开(公告)号:CN102098025A

    公开(公告)日:2011-06-15

    申请号:CN200910241860.3

    申请日:2009-12-11

    Inventor: 熊军

    Abstract: 本发明的实施例提出了一种级联滤波器的设计方法,包括:确定滤波器的内插倍数N;计算PFIR滤波器的滤波器系数,得到PFIR和CIC滤波器级联的组合滤波器设计方案;当PFIR和CIC滤波器级联的组合滤波器的内插倍数没达到预定倍数时,设计HB滤波器,使得PFIR和CIC滤波器级联的组合滤波器加HB滤波器的滤波性能满足系统的内插倍数要求,并且PFIR滤波器的设计也是采用多级设计方案实现。本发明的实施例提出的技术方案,通过采用了多级滤波器的设计装置,使得设计的滤波器阶数在FPGA可实现的范围内,信号的内插倍数,EVM、ACPR等指标也可以满足协议要求。此外,本发明提出的技术方案,滤波器资源消耗也远小于传统滤波器的设计方法,能有效降低FPGA硬件资源的使用。

    一种降低峰均比的方法和装置

    公开(公告)号:CN101374125B

    公开(公告)日:2011-03-09

    申请号:CN200710120758.9

    申请日:2007-08-24

    Abstract: 本发明提供一种降低峰均比的方法,该方法包括:在编码调制后的信号分配到多个子载波上后,将所述多个子载波组成若干个物理资源块;将所述若干个物理资源块组成多个子序列;分别对每个子序列做快速傅立叶逆变换后搜索最优相位,然后以每个子序列对应的最优相位对该子序列进行相位旋转。本发明还提供一种降低峰均比的装置。采用本发明的方法和装置,通过基于PRB把多载波的信号分成子序列进行相位旋转,由于数据和导频信息在同一个PRB中,所以发射端在对这些子块进行相位旋转时,无需传递边带信息接收端也可以正确解调,同时也没有BER的恶化。

    零中频信号修正的方法和装置

    公开(公告)号:CN101868053A

    公开(公告)日:2010-10-20

    申请号:CN200910082365.2

    申请日:2009-04-15

    Inventor: 熊军

    Abstract: 本发明提出了一种数字预失真处理中零中频信号的修正方法和一种数字预失真处理装置。该方法包括以下步骤:将零中频业务信号的反馈信号转换为与发射信号同步的零中频反馈信号;根据所述零中频反馈信号进行零中频误差的测量和修正。本发明所提出的方法和装置使用任意业务信号来测量和修正ZIF的不平衡问题和直流泄露问题,无需发送特殊的训练序列就可以完成,ZIF技术和DPD技术相结合,降低了ZIF修正的实现复杂度。

    一种数字预失真处理的方法和装置

    公开(公告)号:CN101826887A

    公开(公告)日:2010-09-08

    申请号:CN200910078891.1

    申请日:2009-03-05

    Inventor: 熊军 杨明 傅鹏程

    Abstract: 本发明提供了一种数字预失真处理的方法和装置,其中,方法包括:A、将输入信号x(n)进行取幅度处理后,将取幅度处理后的信号时分复用为D路信号;分别获取该D路信号对应的预失真参数;在执行所述步骤A的同时,执行步骤B、将输入信号x(n)延时时间T后时分复用为D路信号,其中,T为执行所述步骤A中取幅度处理和获取预失真参数处理所产生的延时时间;C、将步骤A产生的D路预失真参数与步骤B产生的D路信号进行并列乘累加处理后输出信号y(n);其中,D为大于1的整数。本发明能够更加节省乘法器资源,降低布局布线难度,并减小预失真处理的延时。

    一种零中频发射机和校准零中频发射信号的方法

    公开(公告)号:CN101616125A

    公开(公告)日:2009-12-30

    申请号:CN200810115687.8

    申请日:2008-06-26

    Abstract: 本发明实施例公开了一种零中频(ZIF)发射机和校准ZIF发射信号的方法。在发射机中设置反馈模块、测量计算模块和补偿模块。在更新补偿参数时,测量计算模块根据反馈模块从发射信号取得的反馈信号的差别判断信道传输特性的方向,根据该方向对补偿模块中的补偿值进行更新;在发射业务信号时,补偿模块根据更新的补偿值对I、Q两路业务信号进行补偿,以校准发射信号。应用本发明,能使发射机在其所处的环境或温度发生变化的情况下,自适应地校准发射信号。

Patent Agency Ranking