用于减少液晶显示器操作电流的定时控制器和方法

    公开(公告)号:CN100543823C

    公开(公告)日:2009-09-23

    申请号:CN200410099768.5

    申请日:2004-11-05

    Inventor: 姜元植 李再九

    CPC classification number: G09G3/3685 G09G3/3674 G09G2330/021

    Abstract: 提供一种定时控制器、包括该定时控制器的液晶显示器(LCD)驱动器和输出显示数据的方法,其中定时控制器接收垂直同步信号和数据使能信号,响应于垂直同步信号和数据使能信号而产生具有比数据使能信号的周期长的周期的内部数据使能信号,并使用该内部数据使能信号来更新存储器;其中包括定时控制器的LCD驱动器基于该内部数据使能信号来输出存储在存储器设备中的显示数据;其中数据线驱动电路基于输出显示数据来驱动数据线;并且其中输出显示数据的方法是由LCD驱动器执行的。

    显示驱动集成电路及其显示数据处理方法

    公开(公告)号:CN103680379B

    公开(公告)日:2018-05-18

    申请号:CN201310403568.3

    申请日:2013-09-06

    CPC classification number: G06T1/60 G09G5/006 G09G5/399 G09G2370/10

    Abstract: 提供一种显示驱动集成电路,其包括:第一行缓冲器,配置来响应于外部时钟信号接收奇数线的第一像素数据并且响应于内部时钟信号输出第一像素数据;第二行缓冲器,其响应于外部时钟信号接收偶数线的第二像素数据并且响应于内部时钟信号输出第二像素数据;行缓冲器控制器,配置来按照2像素数据接收显示数据并且输出第一和第二像素数据;数据合并器,配置来合并从所述第一行缓冲器输出的第一像素数据和从所述第二行缓冲器输出的第二像素数据;以及图像数据处理块,配置来处理合并的像素数据,其中内部时钟信号的频率低于外部时钟信号的频率。

    显示驱动集成电路及其显示数据处理方法

    公开(公告)号:CN103680379A

    公开(公告)日:2014-03-26

    申请号:CN201310403568.3

    申请日:2013-09-06

    CPC classification number: G06T1/60 G09G5/006 G09G5/399 G09G2370/10

    Abstract: 本发明提供一种显示驱动集成电路,其包括:第一行缓冲器,配置来响应于外部时钟信号接收奇数线的第一像素数据并且响应于内部时钟信号输出第一像素数据;第二行缓冲器,其响应于外部时钟信号接收偶数线的第二像素数据并且响应于内部时钟信号输出第二像素数据;行缓冲器控制器,配置来按照2像素数据接收显示数据并且输出第一和第二像素数据;数据合并器,配置来合并从所述第一行缓冲器输出的第一像素数据和从所述第二行缓冲器输出的第二像素数据;以及图像数据处理块,配置来处理合并的像素数据,其中内部时钟信号的频率低于外部时钟信号的频率。

    液晶显示装置及其驱动方法

    公开(公告)号:CN101231438B

    公开(公告)日:2011-10-26

    申请号:CN200810004583.X

    申请日:2008-01-25

    Abstract: 一种液晶显示器(LCD)装置,包含:多个像素、开关单元和栅极线驱动单元。每个像素具有一包含像素电极和公共电极的液晶电容,并位于在多条栅极线和多条源极线的交叉点。开关单元将具有与施加到公共电极的公共电压相反电平的源极线驱动电压施加到源极线。栅极线驱动单元将栅极线驱动信号经过栅极线顺序输出,以控制施加到像素中的像素电极的源极线驱动电压。在第一半帧和第二半帧之间的边界,公共电压从第一电平转换到第二电平,或者相反。在第一半帧,开关单元将源极线驱动电压仅施加到奇数源极线。在第二半帧,开关单元将源极线驱动电压仅施加到偶数源极线。

Patent Agency Ranking