-
公开(公告)号:CN100543823C
公开(公告)日:2009-09-23
申请号:CN200410099768.5
申请日:2004-11-05
Applicant: 三星电子株式会社
CPC classification number: G09G3/3685 , G09G3/3674 , G09G2330/021
Abstract: 提供一种定时控制器、包括该定时控制器的液晶显示器(LCD)驱动器和输出显示数据的方法,其中定时控制器接收垂直同步信号和数据使能信号,响应于垂直同步信号和数据使能信号而产生具有比数据使能信号的周期长的周期的内部数据使能信号,并使用该内部数据使能信号来更新存储器;其中包括定时控制器的LCD驱动器基于该内部数据使能信号来输出存储在存储器设备中的显示数据;其中数据线驱动电路基于输出显示数据来驱动数据线;并且其中输出显示数据的方法是由LCD驱动器执行的。
-
公开(公告)号:CN100476524C
公开(公告)日:2009-04-08
申请号:CN200510109825.8
申请日:2005-07-01
Applicant: 三星电子株式会社
CPC classification number: G09G3/3614 , G09G3/3648 , G09G3/3666 , G09G3/3677 , G09G2310/0213 , G09G2310/0224 , G09G2320/0247 , G09G2330/021
Abstract: 提供了一种具有栅极驱动器的液晶显示器板。LCD面板包括栅极线移位电路,其设置栅极线扫描顺序,使得响应于从LCD面板外部的计时控制单元接收到的栅极线导通信号,根据隔行扫描法,以n条栅极线为单位、在每个单位中每对相邻栅极线之间有k-1条栅极线地依次扫描栅极线,其中LCD面板以栅极线移位电路设置的栅极线扫描顺序再现从LCD面板外部的源极驱动器输出的源数据。LCD面板对每个单位的n条栅极线而不是每条栅极线地反转公共电压的极性,由此降低功耗。此外,因为根据隔行扫描法扫描每个第k条栅极线,所以可以避免图像质量的衰减如闪烁现象,这是行反转驱动法的优点。
-
公开(公告)号:CN1728225A
公开(公告)日:2006-02-01
申请号:CN200410103792.1
申请日:2004-11-20
Applicant: 三星电子株式会社
CPC classification number: G09G5/006 , G09G3/3611 , G09G5/18
Abstract: 对于CPU和视频接口模式的每个,显示驱动器产生同步到各自的相同时钟信号的各电荷泵浦信号和各驱动信号。对于CPU和视频接口模式的每个,由于这样的信号分别被同步到相应的相同的时钟信号,所以在整个显示面板上叠加在施加于显示面板的驱动信号上的噪声是规则和统一的。因此,这样的规则噪声的影响在视频和CPU接口操作模式对人眼都是有利地不可察觉的。
-
公开(公告)号:CN103680379B
公开(公告)日:2018-05-18
申请号:CN201310403568.3
申请日:2013-09-06
Applicant: 三星电子株式会社
CPC classification number: G06T1/60 , G09G5/006 , G09G5/399 , G09G2370/10
Abstract: 提供一种显示驱动集成电路,其包括:第一行缓冲器,配置来响应于外部时钟信号接收奇数线的第一像素数据并且响应于内部时钟信号输出第一像素数据;第二行缓冲器,其响应于外部时钟信号接收偶数线的第二像素数据并且响应于内部时钟信号输出第二像素数据;行缓冲器控制器,配置来按照2像素数据接收显示数据并且输出第一和第二像素数据;数据合并器,配置来合并从所述第一行缓冲器输出的第一像素数据和从所述第二行缓冲器输出的第二像素数据;以及图像数据处理块,配置来处理合并的像素数据,其中内部时钟信号的频率低于外部时钟信号的频率。
-
公开(公告)号:CN103680379A
公开(公告)日:2014-03-26
申请号:CN201310403568.3
申请日:2013-09-06
Applicant: 三星电子株式会社
CPC classification number: G06T1/60 , G09G5/006 , G09G5/399 , G09G2370/10
Abstract: 本发明提供一种显示驱动集成电路,其包括:第一行缓冲器,配置来响应于外部时钟信号接收奇数线的第一像素数据并且响应于内部时钟信号输出第一像素数据;第二行缓冲器,其响应于外部时钟信号接收偶数线的第二像素数据并且响应于内部时钟信号输出第二像素数据;行缓冲器控制器,配置来按照2像素数据接收显示数据并且输出第一和第二像素数据;数据合并器,配置来合并从所述第一行缓冲器输出的第一像素数据和从所述第二行缓冲器输出的第二像素数据;以及图像数据处理块,配置来处理合并的像素数据,其中内部时钟信号的频率低于外部时钟信号的频率。
-
公开(公告)号:CN103545271A
公开(公告)日:2014-01-29
申请号:CN201310292654.1
申请日:2013-07-12
Applicant: 三星电子株式会社
IPC: H01L23/367 , H05K7/20
CPC classification number: H01L23/3677 , H01L23/367 , H01L23/5226 , H01L33/642 , H01L2924/0002 , H01L2924/00
Abstract: 一种半导体芯片包括:在半导体基板上的具有集成半导体电路的电路区;和热辐射构件,在配置用于至少部分地围绕电路区的划线道区的至少一部分上,该热辐射构件包括在与半导体基板的上表面垂直的方向上延伸的多个散热片。
-
公开(公告)号:CN101231438B
公开(公告)日:2011-10-26
申请号:CN200810004583.X
申请日:2008-01-25
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G09G3/36
CPC classification number: G09G3/3614 , G09G3/3655 , G09G2310/0248 , G09G2310/0297 , G09G2320/02 , G09G2320/0247 , G09G2320/0252 , G09G2330/021
Abstract: 一种液晶显示器(LCD)装置,包含:多个像素、开关单元和栅极线驱动单元。每个像素具有一包含像素电极和公共电极的液晶电容,并位于在多条栅极线和多条源极线的交叉点。开关单元将具有与施加到公共电极的公共电压相反电平的源极线驱动电压施加到源极线。栅极线驱动单元将栅极线驱动信号经过栅极线顺序输出,以控制施加到像素中的像素电极的源极线驱动电压。在第一半帧和第二半帧之间的边界,公共电压从第一电平转换到第二电平,或者相反。在第一半帧,开关单元将源极线驱动电压仅施加到奇数源极线。在第二半帧,开关单元将源极线驱动电压仅施加到偶数源极线。
-
公开(公告)号:CN1728225B
公开(公告)日:2010-05-26
申请号:CN200410103792.1
申请日:2004-11-20
Applicant: 三星电子株式会社
CPC classification number: G09G5/006 , G09G3/3611 , G09G5/18
Abstract: 对于CPU和视频接口模式的每个,显示驱动器产生同步到各自的相同时钟信号的各电荷泵浦信号和各驱动信号。对于CPU和视频接口模式的每个,由于这样的信号分别被同步到相应的相同的时钟信号,所以在整个显示面板上叠加在施加于显示面板的驱动信号上的噪声是规则和统一的。因此,这样的规则噪声的影响在视频和CPU接口操作模式对人眼都是有利地不可察觉的。
-
-
-
-
-
-
-