一种数据恢复方法及装置
    102.
    发明授权

    公开(公告)号:CN105279048B

    公开(公告)日:2018-04-13

    申请号:CN201510866695.6

    申请日:2015-12-01

    Abstract: 本发明公开了一种数据恢复方法及装置,该方法包括:如果由指定区域读取到的指定数据存在错误,则读取预先将原始数据存储至指定区域时对该原始数据的指定位进行异或得到的原异或信息、按照指定算法对该原始数据进行计算得到的原校验码及该原始数据在具有与原校验码一致的校验码的全部数据中所处位置的原位置信息;生成与原异或信息对应的N个初选数据,并按照指定算法计算每个初选数据的目标校验码;确定与原校验码一致的目标校验码对应的初选数据为终选数据,并确定终选数据在具有与原校验码一致的校验码的全部数据中所处的位置为目标位置信息;确定与原位置信息一致的目标位置信息对应的终选数据为原始数据,从而保证了数据的可靠性。

    一种基于可重构芯片技术的主机系统目录结构实现方法和系统

    公开(公告)号:CN104360982B

    公开(公告)日:2017-11-10

    申请号:CN201410675356.5

    申请日:2014-11-21

    Abstract: 本发明公开了一种基于可重构芯片技术的主机系统目录结构实现方法和系统,包括:采用两路计算节点为基本计算单元,多个基本计算单元通过高速互联网络相互连接构建系统计算模块集合;每个基本计算单元具有可重构的协议处理芯片和可配置的系统资源管理固件;采用静态部分和动态部分划分的方式将可重构的协议处理芯片的芯片逻辑进行分割,构建可变的系统高速缓冲存储器cache目录存储架构;并通过系统资源管理固件采用可配置的方式对系统资源进行管理。通过本发明的方案,能够实现系统目录存储结构的多样性,可大大提高系统的可用性,同时可变的结构特征也大大减少了多路系统的验证难度,提高了PCB板卡的利用率。

    超大规模芯片中访问寄存器的方法及系统

    公开(公告)号:CN104268121B

    公开(公告)日:2017-08-11

    申请号:CN201410490702.2

    申请日:2014-09-23

    Abstract: 本发明公开了一种超大规模芯片及其布局方法、访问寄存器的方法及系统,其中,布局方法包括:确定各个功能模块在芯片上的位置,以总的连线长度最短为原则,决定环上总控制模块和与各个功能模块关联的各子控制模块的连接顺序;将所述总控制模块的发送端口与一个子控制模块的接收端口连接,该子控制模块的发送端口与下一级子控制模块的接收端口连接,直到最后一个子控制模块的发送端口与所述总控制模块的接收端口连接,构造出一个囊括总控制模块和所有子控制模块的环,此外,基于该布局结构还提出了采用环形的方式实现对芯片的寄存器访问控制,本发明通过在环状的控制模块链上进行报文转发取代了直接的寄存器访问。

    一种实现待验证芯片互联的方法和装置

    公开(公告)号:CN104123253B

    公开(公告)日:2017-08-11

    申请号:CN201410363753.9

    申请日:2014-07-28

    Abstract: 本发明公开了一种实现待验证芯片互联的方法和装置,包括根据芯片间通信的信息的格式,分析通过PLI接口获得的多个信号中的信息,得到分析结果;根据预先设定的配置信息,在通过PLI接口获得的多个信号中注入延时和错误,并通过PLI接口发送经注入处理后的信号;根据分析结果和注入延时和错误的相关信息,生成日志信息。通过本发明提供的技术方案,有效提高了分析芯片间信号的能力、以及在芯片间信号中注入延时和错误的能力,从而提高了多芯片系统的验证的效率和效果,很好地满足多芯片系统验证中实现待验证芯片互联的需求。

    一种实现系统地址映射的方法及装置

    公开(公告)号:CN103986798B

    公开(公告)日:2017-07-07

    申请号:CN201410198446.X

    申请日:2014-05-12

    Abstract: 本发明公开了一种实现系统地址映射的方法及装置,包括:确定多节点网络系统的地址空间类型及每一类型的地址空间的最小粒度划分;根据多节点网络系统所有可支持系统的规模及系统地址的配置要求,确定统一的固定地址宽度;通过每一类型的地址空间的最小粒度划分及统一的固定地址宽度获得每一类型的地址空间的寄存器位数信息;根据每一类型的地址空间的寄存器位数信息及相应的地址空间的上下界有效地址进行系统地址映射。本发明通过各多节点网络的最小粒度划分各固定地址宽度获取寄存器位数信息,根据寄存器位数信息及多节点网络系统相应的地址空间的上下界有效地址进行系统地址映射,简化了系统地址映射的流程,提高了系统的工作效率。

    一种应用于高速协议处理器芯片的上电复位电路

    公开(公告)号:CN105759928A

    公开(公告)日:2016-07-13

    申请号:CN201610077604.5

    申请日:2016-02-03

    CPC classification number: G06F1/24

    Abstract: 本申请公开了一种应用于高速协议处理器芯片的上电复位电路,包括:电源端和复位控制电路;复位控制电路包括电压检测模块和复位控制模块;其中,电压检测模块,用于实时监测电源端的电源电压;复位控制模块,用于当电源电压小于或等于第一电压阈值,则启动复位动作,当电源电压大于或等于第二电压阈值,则终止复位动作。可见,本申请通过根据检测电源端的电源电压,并将该电源电压与第一电压阈值、第二电压阈值进行比较,并利用比较结果来控制启动复位或终止复位,由于该上电复位电路不依赖片外电容,所以在快速掉电和上电过程中具有非常好的复位效果以及二次复位效果,提高了复位可靠性。

    一种直接内存存取控制器的数据传输方法及装置

    公开(公告)号:CN103714027B

    公开(公告)日:2016-04-20

    申请号:CN201410012698.9

    申请日:2014-01-10

    Abstract: 一种直接内存存取DMA控制器的数据传输方法及装置,当多个所述系统到设备DMA引擎通过仲裁机制向系统发送请求读命令时,系统将待发送给设备的第一报文或读操作命令发送到接收报文分配模块,所述接收报文分配模块解析所述第一报文或读操作命令的请求标识符,根据该请求标识将所述第一报文或读操作命令分发到相应的系统到设备DMA引擎;多个设备到系统DMA引擎通过仲裁机制向系统发送请求写命令,系统将写操作命令发送到接收报文分配模块,再传送到设备到系统DMA引擎,然后设备到系统DMA引擎通过仲裁机制发送所述第二报文给系统。采用多组并行DMA引擎同时工作,可以显著提高DMA设备接收和发送数据的效率,提升系统性能。

    一种网络重传设计的自动测试方法及装置

    公开(公告)号:CN105207839A

    公开(公告)日:2015-12-30

    申请号:CN201510505412.5

    申请日:2015-08-17

    CPC classification number: H04L43/0823 H04L1/1664 H04L1/1858 H04L1/1864

    Abstract: 本发明公开了一种网络重传设计的自动测试方法,包括:随机产生预设数量的网络数据帧;控制所述网络数据帧由发送端传送至接收端,并在所述网络数据帧的传送过程中向该网络数据帧中随机注入错误因素;比对与所述发送端对应的源内容及与所述接收端对应的目标内容是否一致,如果否,则中断测试;其中,所述源内容与所述目标内容相对应,均为预先确定的与网络重传协议相关的内容;利用不一致的源内容与目标内容确定测试结果。与现有技术相比,本申请提供的一种网络重传设计的自动测试方法在测试过程中无需人工操作,并且通过实验证明,其具有测试周期短、测试结果准确等特点,提高了工作效率,降低了人工成本。

    一种实现对研发应用代码管理的方法及系统

    公开(公告)号:CN104573075A

    公开(公告)日:2015-04-29

    申请号:CN201510040680.4

    申请日:2015-01-26

    CPC classification number: G06F17/30356 G06F9/445

    Abstract: 本发明披露了一种实现对研发应用代码管理的方法及系统,其中方法包括:研发个体在代码个体分支库新建、编辑和维护的库分支文件,并将形成稳定版本的库分支文件上传到代码总分支库;代码总分支库的第一管理员将研发个体上传的稳定版本的分支库文件进行汇集组合,形成总分支库文件上传到代码主干库;代码主干库的第二管理员对上传的总分支库文件进行存储、编辑和维护,形成主干库文件。本发明能够保持主干库、个体分支库以及公用代码库中的代码纯净,并通过对代码的系统管理来保证代码研发的有序性及安全性。

Patent Agency Ranking