接收机
    101.
    发明授权

    公开(公告)号:CN1305225C

    公开(公告)日:2007-03-14

    申请号:CN02813224.6

    申请日:2002-06-26

    Inventor: 宫城弘

    Abstract: 以提供一种可减少来自晶体振子的噪声串入的接收机为目的。作为单片部件(10)形成有构成FM接收机的高频放大电路(11)、混频电路(12)、本振(13)、中频滤波器(14)、(16)、中频放大器(15)、限幅电路(17)、FM检波电路(18)、立体声解调电路(19)、振荡器(20)、PLL电路(21)。作为外置部件的晶体振子(31)与振荡器(20)连接。该晶体振子(31)的固有振荡频率设定成其基本分量和谐波分量处于接收频带之外。

    FM接收机
    102.
    发明公开

    公开(公告)号:CN1918804A

    公开(公告)日:2007-02-21

    申请号:CN200580004940.7

    申请日:2005-02-08

    Inventor: 古池刚 宫城弘

    CPC classification number: H04H20/88 H04B1/1653 H04H40/81 Y02D70/40

    Abstract: 本发明提供一种可以通过在立体声道与单声道之间切换使用的FM接收机,该接收机包括:检波已接收信号的检波单元;将已检波信号传送给输出缓存器的两个通道;以及选择两个通道之任何一个的切换单元。所述两个通道包括经由立体声道解调器单元的通道和旁路立体声道解调器单元的通道,并且切换单元根据表示选择立体声道和单声道之任何一个的控制信号,选择两个通道的任一个,并且当选择旁路立体声道解调器单元的通道时,根据上述控制信号切断对立体声道解调器单元的电力供应。

    IF计数方法
    103.
    发明公开

    公开(公告)号:CN1914805A

    公开(公告)日:2007-02-14

    申请号:CN200580003173.8

    申请日:2005-01-07

    CPC classification number: H03K21/40

    Abstract: 为了提供一种用于实现具有更小电路配置的IF计数器的IF计数方法,IF计数器包括:递减计数的IF计数单元1,用于计数被分频的IF信号;IF计数周期确定单元2,用于确定计数IF信号的周期;IF计数上限预设单元3,用于为递减计数的IF计数单元1提供计数开始时的初始值;较低m-位比较单元5,用于比较由递减计数的IF计数单元1计算的较低m位值和在IF计数上限/下限差值预设单元4中预设的信息;和确定单元6,用于根据由递减计数的IF计数单元1计算的较高(n+1-m)位值和较低m-位比较单元5的比较结果,来确定计数值是否在预定范围内。

    带有扬声器的电子设备
    104.
    发明公开

    公开(公告)号:CN1910952A

    公开(公告)日:2007-02-07

    申请号:CN200580002564.8

    申请日:2005-01-14

    Inventor: 池田毅 冈本明

    CPC classification number: H04R1/2803 H04R1/2819 H04R5/02

    Abstract: 一种带有扬声器的电子设备,具有:通过放音部(2a)输出声音的扬声器部(2);具有能够收纳扬声器部(2)的空间的箱体部(3);连接电子设备主体(1)和箱体部(3),并引导箱体部(3)的移动的箱体导引部(4),当从扬声器部(2)输出声音时,在由箱体导引部(4)使箱体部(3)移动,从收纳扬声器部(2)的状态变为使扬声器部(2)露出状态时,通过从放音部(2a)向箱体部(3)内的空间输出声音,即便使扬声器部(2)小型化,由于从扬声器部(2)的放音部(2a)输出的声音在箱体部(3)内的空间产生共鸣,所以,也能够输出足够音质的声音,从而,用户能够听到足够音质的声音。

    集成电路
    105.
    发明授权

    公开(公告)号:CN1298053C

    公开(公告)日:2007-01-31

    申请号:CN02802476.1

    申请日:2002-07-10

    Inventor: 乌谷宗宏

    CPC classification number: H01L27/0203 H01L23/528 H01L2924/0002 H01L2924/00

    Abstract: 一种集成电路,在半导体芯片(10)上分散配置的多个电路块(2~7)附近设置多个解码电路(1a~1f),通过对各解码电路(1a~1f)排布包含有地址线及数据线的解码前的信号线(8),以便使半导体芯片(10)上排布的布线数量仅为信号线(8)的比特数即可,与现有技术的将解码后的条数多的信号线(20)排布到各电路(2~7)相比,可大幅削减整体的布线面积,这样,可谋求缩小芯片尺寸、降低串音、简化布置等。

    平滑电路
    106.
    发明授权

    公开(公告)号:CN1292538C

    公开(公告)日:2006-12-27

    申请号:CN01820926.2

    申请日:2001-12-20

    Inventor: 宫城弘

    CPC classification number: H03G3/30

    Abstract: 本发明的目的为提供可实现电路的小型化及集成化、且可容易地改变启动时间和释放时间的平滑电路。该平滑电路包括电容10、电压比较器12、充电电路14、放电电路16。电压比较器12比较电容10的端子电压和输入电压,根据比较结果,使充电电路14或放电电路16的动作有效。充电电路14通过间歇地供给充电电流对电容10充电。另外,放电电路16通过间歇地流通放电电流使电容10放电。

Patent Agency Ranking