倒凸型结构光刻胶条的制作方法及金属图形的制作方法

    公开(公告)号:CN115951566A

    公开(公告)日:2023-04-11

    申请号:CN202211731871.1

    申请日:2023-02-24

    Abstract: 本发明涉及半导体技术领域,特别涉及一种倒凸型结构光刻胶条的制作方法及金属图形的制作方法。本发明提供表面具有一定厚度的负性光刻胶层的基底,对基底表面的光刻胶层进行不充足曝光,在对光刻胶层进行第一和第二显影,实现充分显影,最终形成具有倒凸型结构的光刻胶条。本发明中的光刻胶层具有倒凸型结构,在基底表面与倒凸型结构光刻胶条表面沉积金属层时,由于金属层的厚度小于底部光刻胶层的厚度,使得基底表面的金属层与顶部光刻胶层的边缘断开,且倒凸形结构与基底的接触面积更小,使得光刻胶与金属的彻底断开,保证了形成的金属图形中金属线条的尺寸,金属层也不会和光刻胶层的侧壁粘在一起,达到改善金属剥离效果的目的。

    用于评估掺杂面密度的方法及设备

    公开(公告)号:CN115855741A

    公开(公告)日:2023-03-28

    申请号:CN202310177946.4

    申请日:2023-02-28

    Abstract: 本公开涉及用于评估掺杂面密度的方法及设备。该方法包括:对待测样品的待测区域进行电子束照射;获得待测区域的亮度检测信息;及响应于亮度检测信息,通过亮度与掺杂面密度之间的映射关系获得待测区域的掺杂面密度,映射关系根据获得亮度密度模型步骤得到包括:形成至少两个基准样品,基准样品的掺杂面密度相互不同;获得至少两个基准样品中每个的基准掺杂面密度;对基准样品的基准区域进行电子束照射,并获得基准区域的亮度基准信息;及根据至少两个基准样品具有的至少两组基准掺杂面密度与亮度基准信息,获得映射关系。该方法不需要对待测样品进行改造加工,适用于已经制作完成的器件,可以满足在线监控工艺进展的需求。

    一种电力电子器件冷却装置和系统

    公开(公告)号:CN115440687A

    公开(公告)日:2022-12-06

    申请号:CN202211042448.0

    申请日:2022-08-29

    Abstract: 本发明涉及半导体器件散热技术领域中的一种电力电子器件冷却装置和系统,包括冷却箱体、箱盖以及两组以上的换热组件,箱盖可拆卸安装在冷却箱体上,两组以上的换热组件固定安装在箱盖上,且换热组件位于冷却箱体内,冷却箱体内安装有电力电子器件阵列,且电力电子器件阵列安装在冷却箱体的内壁上,冷却箱体内不完全填充有冷却液,且冷却液浸没电力电子器件阵列,冷却液部分浸没换热组件,解决了冷却液损耗较大的问题。

    一种二极管及其制造方法
    95.
    发明公开

    公开(公告)号:CN115084231A

    公开(公告)日:2022-09-20

    申请号:CN202210846369.9

    申请日:2022-07-19

    Applicant: 浙江大学

    Abstract: 本发明涉及半导体技术领域中的一种二极管及其制造方法,包括衬底层、半导体层、阴极层和阳极层,半导体层设置在衬底层上,阳极层设置在半导体层上,阴极层设置在衬底层上或设置在半导体层上,半导体层上还设置有若干组电场扩散层,每组电场扩散层间隔设置,且电场扩散层与半导体层形成肖特基接触,具有耐压性能高的优点,突破了器件电场集聚导致终端区域电场无法有效调制的瓶颈。

    一种具有增强可靠性的碳化硅功率MOSFET器件

    公开(公告)号:CN112599524B

    公开(公告)日:2022-09-20

    申请号:CN202011510548.2

    申请日:2020-12-18

    Inventor: 任娜 盛况 朱郑允

    Abstract: 本发明提出一种具有增强可靠性的碳化硅功率MOSFET器件,包含多个传统碳化硅MOSFET元胞,以及多个增强可靠性元胞,其结构包含衬底、源极和漏极,还包括第一N型碳化硅区域,位于衬底上方;第一源极区域,包含第一P型体区,第二P型体区和第二N型碳化硅区域,位于所述第一N型碳化硅区域上方;第一隔离栅极区域,位于第一源极区域上方。元胞在第一表面为多边形或圆形布局设计,且增强可靠性元胞内的第一P型体区连为一体。这种结构减小了JFET区域的面积,提高了器件栅氧的可靠性;增加了第一P型体区面积,提高了器件的雪崩耐量;通过连为一体的第一P型体区设计,使得各个元胞第一P型体区的电位相等,有效提升了器件的短路能力。

    碳化硅介质层的刻蚀选择比量测方法

    公开(公告)号:CN114300374A

    公开(公告)日:2022-04-08

    申请号:CN202111630451.X

    申请日:2021-12-28

    Abstract: 碳化硅介质层的刻蚀选择比量测方法,属于半导体技术领域,包括以下步骤:使用光谱椭偏仪测量碳化硅上介质层的介质膜厚H1,并通过公式计算得到介质膜厚的评价函数MSE1;制作掩膜层,使用台阶仪量测掩膜层厚度Ht;基于所述步骤S2量测的掩膜层厚度Ht,使用光谱椭偏仪测量掩膜层厚度Hy,并通过公式计算得到所述掩膜层厚度的评价函数MSEy;刻蚀含有掩膜的碳化硅上介质层,使用台阶仪量测刻蚀后台阶深度Het,使用椭偏仪测量刻蚀后掩膜层厚度Hey;根据公式计算刻蚀选择比。本方法使刻蚀过程中的碳化硅上掩膜层的厚度量测更加精确,从而使碳化硅上的介质层相对于掩膜层的选择比刻蚀工艺调试结果更加具有可信度。

Patent Agency Ranking