一种冷链系统的分级温度采集方式

    公开(公告)号:CN103759844A

    公开(公告)日:2014-04-30

    申请号:CN201410033233.1

    申请日:2014-01-23

    Abstract: 本发明涉及一种冷链系统的分级温度采集方式,包括以下步骤:1)温度采集器采集受控区域的实时温度变化数据;2)冷链系统按照设定好的温度级别对受控区域进行温度采集;3)不同的温度级别采用不一样的采集频率并将采集到的数据传输至数据库。本发明根据受控物品对温度的要求,划分、设置冷链系统的温度采集级别和采集方法,在受控区域出现温度变化时,冷链系统将按照已设置的温度级别和采集方式对受控区域的温度进行采集,确保受控区域的实时温度数据顺利传输至数据库,既确保冷链系统在正常工作状态下节能运行又保证冷链系统异常状态下提供精确的实时温度数据。

    一种实现体划分的方法及装置

    公开(公告)号:CN108628797A

    公开(公告)日:2018-10-09

    申请号:CN201710152917.7

    申请日:2017-03-15

    Abstract: 一种实现体划分方法及装置,包括:按照预设周期,根据访存密度集信息划分应用至预设的第一应用簇和第二应用簇;对划分至第一应用簇中的各应用,根据局部性特性信息分配各应用相应的体(rank)资源;设置第二应用簇中的应用访存分配给第一应用簇中部分应用的体资源。本发明实施例根据访存密度集信息和局部性特性信息实现了体资源的划分,降低了应用之间的访存干扰,提升了体资源的应用效率。

    一种面向多核处理器的共享末级高速缓存访存方法和装置

    公开(公告)号:CN106844232A

    公开(公告)日:2017-06-13

    申请号:CN201611208885.X

    申请日:2016-12-23

    CPC classification number: G06F12/084 G06F12/0871 G06F12/0888

    Abstract: 一种面向多核处理器的共享末级高速缓存访存方法和装置,包括:步骤A、在多核处理器多进程并发执行环境中,统计每个进程中每个数据区域的末级高速缓存访问信息的数量;步骤B、根据所述访问信息的数量,判断每个进程中每个数据区域的末级高速缓存的访存模式;步骤C、根据所述访存模式,决定并发执行的每个进程中每个数据区域的数据是否访问共享末级高速缓存。本发明采用旁路技术并调整数据进入末级高速缓存的插入位置可以限制局部性差数据区域的末级高速缓存访问空间,可以减少对其他数据高速缓存空间的抢占,进而在高速缓存中保护局部性良好的数据,提高末级高速缓存的利用率。

    一种访存指令的执行装置
    95.
    发明授权

    公开(公告)号:CN103019946B

    公开(公告)日:2016-06-01

    申请号:CN201210488826.8

    申请日:2012-11-26

    Inventor: 程旭

    Abstract: 本发明披露了一种访存指令的执行装置,其中,访存指令在前端乱序执行阶段用访存数据前递装置记录写指令包括的年龄信息及数据,并在执行读指令时,通过访问该访存数据前递装置获得相关写指令的数据作为读指令前递的数据。本发明在读指令重执行及过滤的基础上,提供了地址标识技术这一新机制,并采用实现读指令重执行的过滤装置,实现推测式的快速访存相关检测,同时采用读指令重执行技术实现访存相关违例检测,通过快速的推测式访存数据前递来减少读指令的执行延迟,从而大大优化读指令执行性能。

    一种解释器中间接跳转预测方法及系统

    公开(公告)号:CN103294518A

    公开(公告)日:2013-09-11

    申请号:CN201310052296.7

    申请日:2013-02-18

    Abstract: 本发明公开了一种解释器中间接跳转预测方法及系统,其方法包括:在解释器中插入引导指令,将字节码指针包含在引导指令中;转移预测器识别引导指令,并将所需的字节码指针保存至转移预测器中;当间接跳转指令运行时,转移预测器识别间接跳转指令,使用间接跳转指令的指针和所保存的字节码指针进行散列运算,并以散列运算得到的索引值访问转移目标缓冲,获得预测的转移目标地址。本发明以字节码指针作为关联信息,以引导指令的方式软硬件协作指导间接跳转,从而可以根据字节码指针准确地对解释器中间接跳转进行预测。

    自适应的带宽调节方法及装置

    公开(公告)号:CN103139099A

    公开(公告)日:2013-06-05

    申请号:CN201310058679.5

    申请日:2013-02-25

    Abstract: 本发明涉及一种自适应的带宽调节方法和装置,该方法基于自适应的带宽调节装置,自适应的带宽调节装置包括带宽信息表,所述带宽信息表用于记录各个访存主设备以及系统的带宽分配以及使用信息,该方法包括:请求接收步骤,接收主设备的访存请求;接受判断步骤,根据所述带宽信息表判断是否接受该设备的访存请求。本发明能够在保证设备高带宽以及实时性需求的前提下,提高系统带宽利用率,并且最大限度降低访存请求的相互干扰,从而在保证设备访存性能的情况下有效提高带宽管理效率,提高设备以及系统的性能。

    实现使用存储级并行的内存管理方法及装置

    公开(公告)号:CN102662853A

    公开(公告)日:2012-09-12

    申请号:CN201210078070.X

    申请日:2012-03-22

    Abstract: 本发明涉及一种实现使用存储级并行的内存管理方法及装置,将bank的概念引入内存分配器,通过bank分组建立地址与bank间的关联,使分配器能根据地址范围标识不同的bank。数据划分为多个大小不一的数据单元,并将数据散布到主存的所有bank组中,以提高访存的并行度和减少行缓存冲突。同时,本发明完全工作在操作系统层,利用编译器和操作系统提供的信息来分析数据单元间的冲突开销,并根据主存的实际配置扩展内存分配器,既不用修改应用程序,也不依赖特殊的底层硬件。

    一种温度不敏感时钟缓冲器及H型时钟树电路

    公开(公告)号:CN101888227B

    公开(公告)日:2012-06-20

    申请号:CN201010226605.4

    申请日:2010-07-14

    Inventor: 程旭 帖猛 宋晓笛

    Abstract: 本发明提供了一种温度不敏感时钟缓冲器TICB及H型时钟树电路;所述TICB包括:第一、第二反相器;所述第一反相器的输出端与所述第二反相器的输入端相连;所述第一反相器的输入端作为TICB的输入端,所述第二反相器的输出端作为TICB的输出端;第一NMOS管,漏极与所述第一反相器的输入端相连,栅极与所述第一反相器的输出端相连,源极接低电平;第二NMOS管,漏极与所述第二反相器的输入端相连,栅极与所述第二反相器的输出端相连,源极接低电平。所述H型时钟树电路包括多个所述TICB。本发明的技术方案可以抗温度偏差,降低温度分布不均匀引起的时钟扭斜,从而保证集成电路的性能。

Patent Agency Ranking