-
公开(公告)号:CN116935836A
公开(公告)日:2023-10-24
申请号:CN202210318838.X
申请日:2022-03-29
Abstract: 本申请提供了一种语音端点检测方法、装置、设备及存储介质。在实施例中,接收音频信号;音频信号包括N个音频帧;确定N个音频帧中第i音频帧的声学特征矩阵,第i音频帧的声学特征矩阵包括第i个音频帧的多个声学特征各自的特征值;根据第i个音频帧的声学特征矩阵、准则层矩阵和目标层矩阵,计算第i个音频帧的阈值;准则层矩阵包括音频帧的多个声学特征在不同语音检测准则下的权重,目标层矩阵包括不同语音检测准则的权重;根据第i个音频帧的阈值,第一门限值和第二门限值,确定第i个语音帧的类型。根本本申请实施例可根据不同场景下的音频的多种声学特征在不同的语音检测准则下所占的比重进行语音端点检测,提高语音端点检测的准确度。
-
公开(公告)号:CN112564686B
公开(公告)日:2023-08-15
申请号:CN202011259320.0
申请日:2020-11-12
Applicant: 东南大学
IPC: H03K19/003 , H03K19/0175
Abstract: 本发明公开一种基于动态电路的大扇入独热码数据选择器电路,属于基本电子电路的技术领域。该电路包括动态与或门和动态或门单元,在控制信号的低电平期间充电,在高电平期间求值,实现动态数据选择的功能。1)本发明从晶体管级实现了逻辑“与或”和逻辑“或”的功能,节省大量的晶体管,相比于综合工具的MUX结构,该结构能够显著减少延时、功耗和面积。2)进行全定制设计,将动态MUX的单元做成标准单元,方便用EDA工具实现自动化设计。3)本发明考虑动态MUX的实用性,结合特定延时可调的脉冲发生器,以控制MUX在周期中的数据求值区间,进而适应MUX在路径中相对位置的变化。
-
-
公开(公告)号:CN116223883A
公开(公告)日:2023-06-06
申请号:CN202310222809.8
申请日:2023-03-09
Applicant: 东南大学
IPC: G01R19/00
Abstract: 本发明公开了面向处理器的片上高速高精度电压骤变监测电路,具体是针对处理器供电网络的监测技术,属于电子电路技术领域。本发明提供的电压监测电路,使用数字标准单元搭建了包含时间‑数字转换模块、气泡抑制和译码模块、可调延迟模块和H型时钟树模块的监测电路,电路代价小,易于部署,同时支持针对电压骤降和电压骤增的监测,实现了片上供电电压的实时精确网格化监测。本发明通过镜像采样时钟单元提高了监测精度和鲁棒性,通过气泡抑制和译码模块进一步提高了监测精度,通过多级延迟可调单元提高了电压的监测范围,解决了常规电压监测电路难以同时保证速度、精度和监测范围的技术问题。
-
公开(公告)号:CN111210806B
公开(公告)日:2022-06-17
申请号:CN202010026164.7
申请日:2020-01-10
Applicant: 东南大学
Abstract: 本发明公开一种基于串行FFT的低功耗MFCC语音特征提取电路,属于计算、推算或计数的技术领域。该电路面向智能领域,通过优化MFCC算法,使其适应硬件电路设计,充分利用串行FFT算法以及对乘法运算的近似运算,极大地降低了电路面积和功耗。电路整体包括:预处理模块、分帧加窗模块、FFT模块、梅尔滤波模块、对数和DCT模块,改进后的FFT算法采用串行流水线方式处理数据,有效利用音频帧的时间,达到满足输出要求的情况下,减小了电路的存储面积和运算次数。同时,预加重模块利用移位运算代替乘加运算,以及对数运算利用查找表的方式,都进一步降低了电路的面积和功耗。
-
公开(公告)号:CN110428048B
公开(公告)日:2021-11-09
申请号:CN201910584269.1
申请日:2019-07-01
Applicant: 东南大学
Abstract: 本发明公开了一种基于模拟延时链的二值化神经网络累加器电路,属于基本电子电路的技术领域,包括具有2条延时链的延时链模块和脉冲产生电路,模拟延时链由多个串接的模拟延时单元构成,模拟延时单元采用6个MOS管,通过延时的大小来判断“0”和“1”。本发明利用模拟计算的方法取代传统数字电路设计中的累加计算,同时,该累加器结构可以在宽电压下稳定的工作,电路实现简单,有效降低了二值化神经网络累加计算的功耗,能大幅提升神经网络电路的能量效率。
-
-
公开(公告)号:CN112564686A
公开(公告)日:2021-03-26
申请号:CN202011259320.0
申请日:2020-11-12
Applicant: 东南大学
IPC: H03K19/003 , H03K19/0175
Abstract: 本发明公开一种基于动态电路的大扇入独热码数据选择器电路,属于基本电子电路的技术领域。该电路包括动态与或门和动态或门单元,在控制信号的低电平期间充电,在高电平期间求值,实现动态数据选择的功能。1)本发明从晶体管级实现了逻辑“与或”和逻辑“或”的功能,节省大量的晶体管,相比于综合工具的MUX结构,该结构能够显著减少延时、功耗和面积。2)进行全定制设计,将动态MUX的单元做成标准单元,方便用EDA工具实现自动化设计。3)本发明考虑动态MUX的实用性,结合特定延时可调的脉冲发生器,以控制MUX在周期中的数据求值区间,进而适应MUX在路径中相对位置的变化。
-
公开(公告)号:CN112508174A
公开(公告)日:2021-03-16
申请号:CN202011450728.6
申请日:2020-12-09
Applicant: 东南大学
Abstract: 本发明公开一种面向权重二值型神经网络的预计算逐列卷积计算单元,属于基本电子电路的技术领域,包括:(1)门控单元、(2)预计算单元、(3)查找单元和(4)自累加单元。门控单元判断特征值向量是否为全零,若为全零则将预计算单元和自累加单元中的寄存器时钟门控,预计算单元通过小型加法树电路进行预计算,得到特征值列向量与四种不同权重列向量的点积,查找单元通过选择器电路选择与实际权重列向量相对应的点积送至自累加单元,自累加单元根据特征值列向量的索引和权重列向量的索引选择对应的累加寄存器数据与其进行累加。相比于传统基于加法树或自累加器型的卷积计算单元电路,该种卷积计算单元电路能够显著降低计算量,提升计算效率,节省功耗。
-
公开(公告)号:CN112104343A
公开(公告)日:2020-12-18
申请号:CN202010982845.0
申请日:2020-09-17
Applicant: 东南大学
IPC: H03K5/125
Abstract: 本发明公开了一种电流型电平跳变监测单元,用于自适应电压频率调节调整技术中监测晚到的数据跳变,其特征在于包括:充电路径单元1、充电路径单元2、可控开关M9、反相器U1和高阈值缓冲器U2。本发明跳变监测单元在响应时间和最低工作电压两方面有明显的优势,能在低至近阈值区稳定工作,从而使电压调节的范围扩大至近阈值区,整体功耗收益较大;此外,它的响应时间很短,能在极短时间监测到时钟高电平期间的数据跳变情况。
-
-
-
-
-
-
-
-
-