一种陷阱电荷俘获型的快闪存储器阵列的操作方法

    公开(公告)号:CN100452406C

    公开(公告)日:2009-01-14

    申请号:CN200610072809.0

    申请日:2006-04-10

    Applicant: 清华大学

    Inventor: 潘立阳 孙磊 朱钧

    Abstract: 本发明公开了属于非挥发存储器技术的SONOS型快闪存储器阵列架构及编程、擦除和读取操作的一种陷阱电荷俘获型的快闪存储器阵列结构及其操作方法。采用串行布置在衬底上布置形成二维多个重复排列的串行存储器阵列结构,包含一个第一选择晶体管、多个存储单元及一个第二选择晶体管,晶体管及存储单元串行连接;存储单元栅极和字线相连接,选择晶体管栅极和选择线相连接,串行结构第一端和位线相连接,第二端和下一根相邻位线相连接。该快闪存储器采用F-N隧穿注入式擦除、采用带带隧穿热空穴注入式编程;具有在很小单元面积实现每个单元的1位存储、2位存储以及多电平存储,和正反向编程、擦除与读取操作,数据存储容量大和集成度高等优点。

    基于可编程器件的双冗余总线同步和表决电路

    公开(公告)号:CN101814046A

    公开(公告)日:2010-08-25

    申请号:CN201010101973.6

    申请日:2010-01-27

    Applicant: 清华大学

    Abstract: 本发明提供一种基于可编程器件的双冗余总线同步和表决电路,对于基于可编程器件加载内核构成的双冗余容错计算机,设计包括双冗余总线缓冲电路,双冗余总线同步电路,双冗余总线表决电路,双冗余总线输出电路,总线防丢步电路等组成,首先外部数据经过双冗余总线缓冲电路等待请求双冗余总线同步电路,双冗余总线同步电路控制总线读取外部数据,经过双冗余总线表决电路表决后送至可编程器件加载内核构成的双冗余容错计算机,同时总线防丢步电路控制总线防止丢失数据信息。该可编程器件的双冗余总线同步和表决电路,对于基于可编程器件加载内核构成的双冗余容错计算机,解决了冗余容错计算机数据同步和表决的实时控制问题,实现了冗余容错计算机数据同步和表决智能管理,与传统的同步和表决方法比较,利用总线代替进程同步和数据表决时双冗余容错计算机之间的数据交互,减轻了冗余容错计算机任务负担,保证了冗余容错计算机数据和程序运行的高可靠性。

    基于网页大数据的分布式采集方法

    公开(公告)号:CN119106206A

    公开(公告)日:2024-12-10

    申请号:CN202411162681.1

    申请日:2024-08-23

    Abstract: 本申请的实施例涉及数据采集领域,具体涉及基于网页大数据的分布式采集方法。该方法的一具体实施方式包括:数据处理子系统获取用户终端发送的网页关键信息;至少一个数据检索子系统中的数据检索子系统响应于接收到数据处理子系统发送的网页关键信息,对网页关键信息进行检索处理,以生成初始数据检索信息集;数据处理子系统响应于接收到至少一个数据检索子系统中发送的至少一个初始数据检索信息集,对至少一个初始数据检索信息集中的每个初始数据检索信息进行数据清洗处理;数据处理子系统对数据检索清洗信息集进行排序处理,以生成数据检索排序信息序列。该实施方式可以减少网页推送资源的浪费。

    基于可编程器件的三冗余总线同步和表决电路

    公开(公告)号:CN101813934A

    公开(公告)日:2010-08-25

    申请号:CN201010101975.5

    申请日:2010-01-27

    Applicant: 清华大学

    CPC classification number: Y02P90/02

    Abstract: 本发明提供一种基于可编程器件的三冗余总线同步和表决电路,对于基于可编程器件加载内核构成的三冗余容错计算机,设计包括三冗余总线缓冲电路,三冗余总线同步电路,三冗余总线表决电路,总线防丢步电路等组成,首先外部数据经过三冗余总线缓冲电路等待请求三冗余总线同步电路,三冗余总线同步电路控制总线读取外部数据,经过三冗余总线表决电路表决后送至可编程器件加载内核构成的三冗余容错计算机,同时总线防丢步电路控制总线防止丢失数据信息。该可编程器件的三冗余总线同步和表决电路,对于基于可编程器件加载内核构成的三冗余容错计算机,解决了冗余容错计算机数据同步和表决的实时控制问题,实现了冗余容错计算机数据同步和表决智能管理,与传统的同步和表决方法比较,利用总线代替进程同步和数据表决时三冗余容错计算机之间的数据交互,减轻了冗余容错计算机任务负担,保证了冗余容错计算机数据和程序运行的高可靠性。

    一种基于可编程器件的冗余容错计算机数据表决电路

    公开(公告)号:CN101799782A

    公开(公告)日:2010-08-11

    申请号:CN201010101972.1

    申请日:2010-01-27

    Applicant: 清华大学

    Abstract: 本发明提供一种基于可编程器件的冗余容错计算机表决电路,包括表决状态同步通讯电路,表决状态寄存器电路,表决状态同步等待电路,表决输出电路等,当冗余容错计算机上电复位同步后,每个计算机执行一步程序任务,需要通过表决状态同步通讯电路向表决状态寄存器写入表决数据,由表决状态同步等待电路和表决输出电路输出表决后的数据结果,再经过表决状态同步通讯电路向每个计算机发送。该基于可编程器件的冗余容错计算机数据表决电路,解决了冗余容错计算机数据表决的实时控制问题,实现了冗余容错计算机数据表决智能管理,减轻了冗余容错计算机任务负担,保证了冗余容错计算机数据和程序运行的高可靠性。

    基于可编程逻辑器件2x2冗余容错计算机上电复位的电路

    公开(公告)号:CN101788940A

    公开(公告)日:2010-07-28

    申请号:CN201010101996.7

    申请日:2010-01-27

    Applicant: 清华大学

    Abstract: 本发明提供一种基于可编程逻辑器件2x2冗余容错计算机上电复位的电路,包括上电复位软滤波电路,上电复位2x2冗余状态寄存器电路,上电复位2x2冗余同步等待电路,上电复位2x2冗余表决输出电路,上电复位软看门狗电路等,2x2冗余容错计算机上电复位过程由该电路进行监控,通过上电复位软滤波电路,每个计算机向上电复位2x2冗余状态寄存器写入上电复位状态,上电复位2x2冗余同步等待电路控制同步等待时间,由上电复位2x2冗余表决输出电路向每个计算机输出上电复位控制命令位,启动主程序运行,在主程序运行时由上电复位软看门狗电路实时检测每个计算机的运行状态,实现2x2冗余容错计算机中故障通道的切除。该基于可编程逻辑器件2x2冗余容错计算机上电复位的电路,解决了2x2冗余容错计算机上电复位的实时控制问题,实现了2x2冗余容错计算机上电复位智能管理,保证了2x2冗余容错计算机上电复位的高可靠性。

Patent Agency Ranking