-
公开(公告)号:CN102142987A
公开(公告)日:2011-08-03
申请号:CN201010593965.8
申请日:2010-12-09
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: H04L12/24
Abstract: 本发明公开了一种串行总线设备及其传输数据的方法,涉及计算机通信领域。本发明公开的一种串行总线设备包括:收发模块,与对端设备之间建立一条差分时钟通道以及多条差分数据通道;链路检测模块,根据所接收到的链路检测指令检测差分时钟通道和各条差分数据通道的状态;控制状态机模块,向链路检测模块发起链路检测指令,以及在链路检测模块检测到所述差分时钟通道发生故障时,修复该差分时钟通道,在链路检测模块检测到有差分数据通道发生故障时,启动带内复位,剔除发生故障的差分通道,并对剩余的差分数据通道进行重组后进行数据传输。本发明的实施例具有高速率、低延迟、链路检测自适应、可扩展性、智能化、自动复位等特性。
-
公开(公告)号:CN102142275A
公开(公告)日:2011-08-03
申请号:CN201110005847.5
申请日:2011-01-12
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G11C11/413
Abstract: 本发明提供了一种静态随机存储器及其实现方法,该静态随机存储器包括:存储阵列,包括多个存储单元对;其中,所述存储单元对中包括2个存储单元,所述2个存储单元的电源走线重合,且电源走线的穿孔重合。该静态随机存储器能够实现存储阵列的高密度集成,减少芯片设计面积,降低芯片设计成本。
-
公开(公告)号:CN102142987B
公开(公告)日:2014-01-08
申请号:CN201010593965.8
申请日:2010-12-09
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: H04L12/24
Abstract: 本发明公开了一种串行总线设备及其传输数据的方法,涉及计算机通信领域。本发明公开的一种串行总线设备包括:收发模块,与对端设备之间建立一条差分时钟通道以及多条差分数据通道;链路检测模块,根据所接收到的链路检测指令检测差分时钟通道和各条差分数据通道的状态;控制状态机模块,向链路检测模块发起链路检测指令,以及在链路检测模块检测到所述差分时钟通道发生故障时,修复该差分时钟通道,在链路检测模块检测到有差分数据通道发生故障时,启动带内复位,剔除发生故障的差分通道,并对剩余的差分数据通道进行重组后进行数据传输。本发明的实施例具有高速率、低延迟、链路检测自适应、可扩展性、智能化、自动复位等特性。
-
-