-
公开(公告)号:CN1122906C
公开(公告)日:2003-10-01
申请号:CN97199916.3
申请日:1997-11-21
Applicant: 株式会社日立制作所
IPC: G06F1/04
CPC classification number: G06F1/3296 , G06F1/3203 , Y02D10/172 , Y02D50/20
Abstract: 本发明的处理器的特征是:在处理器芯片上边具备:执行程序指令串的处理器主电路;切换加在该衬底上的衬底偏置电压的衬底偏压装置;接受处理器主电路中的向备用模式变迁的指令的执行并控制上述衬底偏压,使得上述偏压切换为备用模式的电压,当从外部接受了解除备用的中断后使偏压切换为通常模式用的电压,在该切换后的偏压稳定后,解除处理器主电路的备用,使之重新动作的动作模式控制部分。
-
公开(公告)号:CN1442768A
公开(公告)日:2003-09-17
申请号:CN03107553.3
申请日:1997-11-21
Applicant: 株式会社日立制作所
IPC: G06F1/04
CPC classification number: G06F1/3296 , G06F1/3203 , Y02D10/172 , Y02D50/20
Abstract: 本发明的控制具有在半导体衬底上边构成的晶体管,具有根据时钟信号进行动作的多个构成要素电路块的半导体集成电路装置的功耗的控制方法,其特征是:切换使用下述模式:所有的上述构成要素电路块都根据上述时钟进行动作的第1模式;停止向至少一个上述构成要素电路块供给上述时钟信号的第2模式;停止向所有上述构成要素电路块供给上述时钟信号,同时控制在半导体衬底上边构成的晶体管的至少一部分的衬底偏压,抬高晶体管的阈值电压的第3模式。
-
公开(公告)号:CN1238047A
公开(公告)日:1999-12-08
申请号:CN97199916.3
申请日:1997-11-21
Applicant: 株式会社日立制作所
IPC: G06F1/04
CPC classification number: G06F1/3296 , G06F1/3203 , Y02D10/172 , Y02D50/20
Abstract: 本发明的处理器的特征是:在处理器芯片上边具备:执行程序指令串的处理器主电路;切换加在该衬底上的衬底偏置电压的衬底偏压装置;接受处理器主电路中的向备用模式变迁的指令的执行并控制上述衬底偏压,使得上述偏压切换为备用模式的电压,当从外部接受了解除备用的中断后使偏压切换为通常模式用的电压,在该切换后的偏压稳定后,解除处理器主电路的备用,使之重新动作的动作模式控制部分。
-
公开(公告)号:CN1270223C
公开(公告)日:2006-08-16
申请号:CN03107554.1
申请日:1997-11-21
Applicant: 株式会社日立制作所
IPC: G06F1/04
CPC classification number: G06F1/3296 , G06F1/3203 , Y02D10/172 , Y02D50/20
Abstract: 本发明的具有包含晶体管的第1电路块和第2电路块,在上述第1电路块和上述第2电路块之间进行信号交换的半导体集成电路装置,其特征是:具有衬底偏压发生电路,用于把偏压加在形成该第1电路块的晶体管的半导体衬底上,具有输出固定电路,用于在上述衬底偏压发生电路使上述衬底偏压变化时,固定从上述第2电路块向上述第1电路块输入的信号的至少一部分的电平。
-
公开(公告)号:CN1442769A
公开(公告)日:2003-09-17
申请号:CN03107554.1
申请日:1997-11-21
Applicant: 株式会社日立制作所
IPC: G06F1/04
CPC classification number: G06F1/3296 , G06F1/3203 , Y02D10/172 , Y02D50/20
Abstract: 本发明的具有包含晶体管的第1电路块和第2电路块,在上述第1电路块和上述第2电路块之间进行信号交换的半导体集成电路装置,其特征是:具有衬底偏压发生电路,用于把偏压加在形成该第1电路块的晶体管的半导体衬底上,具有输出固定电路,用于在上述衬底偏压发生电路使上述衬底偏压变化时,固定从上述第2电路块向上述第1电路块输入的信号的至少一部分的电平。
-
-
-
-