一种多端口设备控制器加解密调度控制方法

    公开(公告)号:CN105426793B

    公开(公告)日:2018-02-06

    申请号:CN201510788566.X

    申请日:2015-11-17

    Abstract: 本发明提供了一种多端口设备控制器加解密调度控制方法。使用具有第一主接口和第二主接口以及第一从接口和第二从接口的局部总线作为设备控制器与主机之间的数据路由开关设备;而且,针对每个端口配置的普通模式和加密模式来分别配置数据传输请求的不同的总线请求路由。使得端口的普通模式下的数据传输请求仅从局部总线的第一主接口发出,并且固定路由到局部总线的第一从接口。使得端口的加密模式下的从局部总线的第一主接口发出的数据传输请求经过加密逻辑路由到局部总线的第二从接口;使得端口的加密模式下的从局部总线的第二主接口发出的数据传输请求经过加密逻辑路由到局部总线的第一从接口。

    一种多端口设备控制器加解密调度控制方法

    公开(公告)号:CN105426793A

    公开(公告)日:2016-03-23

    申请号:CN201510788566.X

    申请日:2015-11-17

    CPC classification number: G06F21/85 G06F2221/2125

    Abstract: 本发明提供了一种多端口设备控制器加解密调度控制方法。使用具有第一主接口和第二主接口以及第一从接口和第二从接口的局部总线作为设备控制器与主机之间的数据路由开关设备;而且,针对每个端口配置的普通模式和加密模式来分别配置数据传输请求的不同的总线请求路由。使得端口的普通模式下的数据传输请求仅从局部总线的第一主接口发出,并且固定路由到局部总线的第一从接口。使得端口的加密模式下的从局部总线的第一主接口发出的数据传输请求经过加密逻辑路由到局部总线的第二从接口;使得端口的加密模式下的从局部总线的第二主接口发出的数据传输请求经过加密逻辑路由到局部总线的第一从接口。

    一种以太网控制器安全增强设计方法

    公开(公告)号:CN105471848B

    公开(公告)日:2018-07-03

    申请号:CN201510789678.7

    申请日:2015-11-17

    Abstract: 本发明提供了一种以太网控制器安全增强设计方法。在加解密模式下,使得以太网控制器执行下述操作:通过AMBA总线接口模块与外部主机系统进行控制流和数据流通信;通过DMA引擎模块分别实现发送和接收方向用于不同总线访问配置的数据的传输;通过协议过滤封装模块分别对发送和接收方向的以太网帧数据进行解析和过滤,将需要加解密的链路层或者网络层协议数据发往数据加解密模块,并对返回的数据重新封装;通过数据加解密模块采用硬件算法处理数据;通过MAC事务模块发送和接收数据缓冲;通过PHY接口模块与外部PHY芯片进行数据通信。

    一种基于AMBA总线架构的LPC主机控制器装置

    公开(公告)号:CN105389276B

    公开(公告)日:2018-02-06

    申请号:CN201510790882.0

    申请日:2015-11-17

    Abstract: 本发明提供了一种基于AMBA总线架构的LPC主机控制器装置,用于实现AMBA总线架构上的AHB和AXI总线与LPC总线之间的数据通信,包括:AHB总线、AXI总线、AHB从接口模块、AXI主接口模块、LPC总线接口模块、LPC主模块和DMA引擎模块;其中AHB总线接口和LPC总线接口之间实现了LPC 1.1总线协议中规定的输入输出、存储器、固件三种周期类型的数据传输,而AXI总线接口和LPC总线接口之间实现了LPC 1.1总线协议中规定的DMA周期类型的数据传输。

    一种PCI桥次级总线复位的缓冲排空方法

    公开(公告)号:CN105354167B

    公开(公告)日:2018-01-19

    申请号:CN201510790131.9

    申请日:2015-11-17

    Abstract: 本发明提供了一种PCI桥次级总线复位的缓冲排空方法,包括:在PCI桥收到上层系统的PCI桥次级总线复位命令后,使得PCI桥次级总线端的所有逻辑复位,使得PCI桥的PCI配置寄存器中的三级总线寄存器不复位,而且使得该三级总线寄存器只接收系统上电复位控制,同时使得PCI桥的CPL请求接收缓冲只接收上电复位控制,并且使得PCI桥次级总线端的接收向量仲裁器在复位期间不仲裁任何请求。

    基于嵌入式加速核心的独立显卡架构

    公开(公告)号:CN102880587B

    公开(公告)日:2014-12-24

    申请号:CN201210380598.2

    申请日:2012-10-09

    Abstract: 一种基于嵌入式加速核心的独立显卡架构包括加速部件、互连总线和传输部件。显示控制器用于将显示存储器中像素数据输出至显示装置;图形处理器用于对图形类任务进行加速;视频加速器用于对视频和图像数据进行编解码操作。IO配置总线用于转发外部访问各部件的IO请求,以及对显示存储器数据的直接访问;数据传输总线用于转发各部件对主存储器数据的直接访问请求。接口转换器用于实现独立显卡内总线协议与独立显卡外系统接口的协议转换;直接存储访问控制器用于实现主存储器和显示存储器之间数据批量传输;存储控制器用于管理各部件对显示存储器数据的访问;路由部件分别用于将数据访问请求路由至所述显示存储器和所述主存储器。

Patent Agency Ranking