一种工作在低参考频率下的全集成锁相环电路

    公开(公告)号:CN118282394A

    公开(公告)日:2024-07-02

    申请号:CN202410483854.3

    申请日:2024-04-22

    Abstract: 一种工作在低参考频率下的全集成锁相环电路,属于集成电路技术领域。解决了现有锁相环电路在低参考频率下时集成性差,且存在参考杂散和相位噪声大的问题。本发明所述二倍频电路的信号输入端输入参考时钟信号,对参考时钟信号进行二倍频后输出至鉴频鉴相器和两相不交叠时钟模块;鉴频鉴相器计算分频器输出的反馈时钟信号和二倍频参考时钟信号的相位差,两相不交叠时钟模块产生两个相互不交叠的时钟信号,有源环路滤波器利用两个相互不交叠的时钟信号对内部的调零型运算放大器OA的失调电压和低频噪声消除;并对相位差信号进行滤波,获得控制电压信号,压控振荡器利用控制电压信号进行压频振荡,输出高频时钟信号。本发明适用于生成时钟信号。

    应用在惯性测量单元中的时钟电路

    公开(公告)号:CN118730086A

    公开(公告)日:2024-10-01

    申请号:CN202410777977.8

    申请日:2024-06-17

    Abstract: 应用在惯性测量单元中的时钟电路,解决了低输入参考频率下,自时钟电路难集成的问题,属于电子电路技术领域。本发明的时钟电路,包括比较器以及锁相环电路;锁相环电路包括鉴频鉴相器PFD、开关电阻型有源环路滤波器、电压控制振荡器VCO和可调倍数分频器M1;其中,开关电阻型有源环路滤波器包括缓冲器B1、缓冲器B2、电阻R1‑R8,电容C1‑C4、开关S1、开关S2和运算放大器A1;本发明通过使用一种开关电阻型PLL电路,解决了时钟电路难集成问题;通过设置时钟电路上电的初始时钟输出,能够使MEMS表头快速起振。

Patent Agency Ranking