一种输入直流自适应校准电路
    1.
    发明公开

    公开(公告)号:CN119805926A

    公开(公告)日:2025-04-11

    申请号:CN202411784652.9

    申请日:2024-12-06

    Applicant: 南开大学

    Inventor: 马伟 朱旭 王旭东

    Abstract: 本发明涉及输入直流放大器技术领域,公开了一种输入直流自适应校准电路。本发明中第一输入信号控制第一受控电流源、第二受控电流源和第三受控电流源;第一受控电流源的负端与第一开关的一端连接;第一开关的另一端与第二开关的一端和缓冲电容的一端连接;第二开关的另一端与第二受控电流源的正端连接;第三受控电流源的负端连接可变电阻网络的一端、第一比较器的负输入端和第二比较器的负输入端;第一比较器的正输入端接第一输入信号的最高阈值;第二比较器的正输入端接第一输入信号的最低阈值。本发明解决了放大器输入直流导致的输出饱和问题。本发明达到了灵活可调、具有较大的直流输入范围和较快的稳定速度的技术效果。

    一种混合型多波束赋形电路结构

    公开(公告)号:CN118487038B

    公开(公告)日:2024-09-13

    申请号:CN202410933532.4

    申请日:2024-07-12

    Applicant: 南开大学

    Abstract: 本发明涉及波束赋形集成电路领域,提供一种混合型多波束赋形电路结构,包括:功分器接收第一数据流,将第一数据流均分为多个第二数据流;功率合成器接收第二数据流,将多个第二数据流合成为第三数据流;单元幅相控制电路的输入端与功分器的输出端相连,单元幅相控制电路的输出端与功率合成器的输入端相连,用以控制第二数据流的幅度、相位和时延;波束幅相控制电路与功分器的输入端相连,用以控制第一数据流的幅度、相位和时延,或者波束幅相控制电路与功率合成器的输出端相连,用以控制第三数据流的幅度、相位和时延。本发明结构简单合理,大大提高了集成度并降低了成本,本发明应用于相控阵中,实现了多波束的赋形和波束扫描。

    一种小尺寸的宽带功率分配器及其应用系统

    公开(公告)号:CN117810664A

    公开(公告)日:2024-04-02

    申请号:CN202311765582.8

    申请日:2023-12-21

    Applicant: 南开大学

    Abstract: 本发明提供一种小尺寸的宽带功率分配器及其应用系统,属于宽带功率分配器技术领域,包括若干条支路,支路上设置有接地电容、传输线、隔离电容和隔离电阻,隔离电容和隔离电阻跨接在任意两条支路之间,传输线采用小于四分之一波长的传输线。本发明并联的接地电容是为了完善功分器的偶模匹配,隔离电容和隔离电阻为了完善功分器的奇模匹配,通过采用小于四分之一波长的传输线设计功分器,极大地缩小了横截面积,降低了插入损耗,有效地缩小了电路尺寸,而且可以实现多路功率合成。

    一种混合型多波束赋形电路架构

    公开(公告)号:CN118487038A

    公开(公告)日:2024-08-13

    申请号:CN202410933532.4

    申请日:2024-07-12

    Applicant: 南开大学

    Abstract: 本发明涉及波束赋形集成电路领域,提供一种混合型多波束赋形电路架构,包括:功分器接收第一数据流,将第一数据流均分为多个第二数据流;功率合成器接收第二数据流,将多个第二数据流合成为第三数据流;单元幅相控制电路的输入端与功分器的输出端相连,单元幅相控制电路的输出端与功率合成器的输入端相连,用以控制第二数据流的幅度、相位和时延;波束幅相控制电路与功分器的输入端相连,用以控制第一数据流的幅度、相位和时延,或者波束幅相控制电路与功率合成器的输出端相连,用以控制第三数据流的幅度、相位和时延。本发明结构简单合理,大大提高了集成度并降低了成本,本发明应用于相控阵中,实现了多波束的赋形和波束扫描。

    一种紧凑型真时延电路架构
    5.
    发明公开

    公开(公告)号:CN118041272A

    公开(公告)日:2024-05-14

    申请号:CN202410110715.6

    申请日:2024-01-26

    Applicant: 南开大学

    Abstract: 本发明提供一种紧凑型真时延电路架构,属于真时延电路技术领域,包括高阻变低阻模块、低阻抗真时延电路模块和低阻变高阻模块,高阻变低阻模块的输入端与外部输入端口相连,该高阻变低阻模块输出端级联低阻抗真时延电路模块的输入端,高阻变低阻模块用于将标准端口阻抗转换为低特性阻抗,为低阻抗真时延电路模块提供低阻抗工作环境,低阻抗真时延电路模块用于实现真时延,该低阻抗真时延电路模块的端口特性阻抗低于标准端口阻抗,低阻抗真时延电路模块输出端与低阻变高阻模块相连,低阻变高阻模块用于将低特性阻抗转换为标准端口阻抗进行输出或接入其他电路系统。本发明结构简单,具有宽带工作特性与低插入损耗,减小了整体电路的占用空间。

Patent Agency Ranking