一种基于忆阻器的非易失性多数门逻辑电路及其控制方法

    公开(公告)号:CN117097328A

    公开(公告)日:2023-11-21

    申请号:CN202311045868.9

    申请日:2023-08-18

    Abstract: 本发明公开了一种基于忆阻器的非易失性多数门逻辑电路及其控制方法,属于微电子器件技术领域;通过采用n+1个忆阻器来实现n个逻辑输入的多数门逻辑运算,其中一个忆阻器作为输出忆阻器,另外n个忆阻器作为输入忆阻器;通过将n个输入忆阻器的阻值信息设置为多数门的n个逻辑输入变量,将n个输入忆阻器的正极接地,并在输出忆阻器的正极和电阻的第二端上施加固定电压V0,即可得到多数门逻辑运算结果;本发明在逻辑计算完成后输入忆阻器状态依旧保持写入的输入信息值,对输入信息并无破坏性,实现了一种输入和输出变量均为忆阻器阻值、且运算过程为非破坏的多数门逻辑电路;该电路的数据复用性较强,且在进行逻辑级联时,能够降低硬件开销。

    一种基于忆阻器的数据选择器电路及数据选择方法

    公开(公告)号:CN115567052A

    公开(公告)日:2023-01-03

    申请号:CN202211213280.5

    申请日:2022-09-29

    Abstract: 本发明公开了一种基于忆阻器的数据选择器电路及数据选择方法,属于微电子器件技术领域;其中,基于忆阻器的2选1数据选择器用于基于逻辑值s从逻辑值a和逻辑值b中选出一个数据;该数据选择器电路包括三个忆阻器和一个电阻,结构简单,电路的复杂度低,电路面积小,可扩展性强;具体地,逻辑值s以电压的形式定义在忆阻器M1和忆阻器M2的电压输入端,逻辑值a定义为忆阻器M1的阻态,逻辑值b定义为忆阻器M2的阻态,忆阻器M3的阻态作为输出;只需对忆阻器M1和忆阻器M2进行置态以及对忆阻器和电阻进行加压三步操作即可实现数据选择功能,与现有的2选1数据选择器相比,能够在较少的器件和操作步数的条件下以较高的计算效率实现数据选择运算。

Patent Agency Ranking