一种高同步的时间触发以太网装置及方法

    公开(公告)号:CN107483135A

    公开(公告)日:2017-12-15

    申请号:CN201710616838.7

    申请日:2017-07-26

    Inventor: 阎哲 王啸林 张力

    CPC classification number: H04J3/0638 H04J3/0682 H04L49/552 H04L49/9005

    Abstract: 本发明公开了一种时间触发以太网交换机,其中,包括:交换/控制逻辑,用于进行交换机对其所连网络端系统进行控制;本地时钟,用于提供交换机整体的工作时钟;同步原语接收模块,用来接收由端系统发送来的数据,区分出时钟同步原语和传输数据帧,并向中央控制器传输这两部分数据;时钟同步模块,用于接收中央控制器发出的时钟同步控制命令,产生时钟同步具体信息,并实现时钟同步;时间触发器,用于提供时间触发事件所需的时间触发条件和时间信息;中央控制器,用于控制交换机内的各模块的工作;任务调度控制模块,依据任务调度表,用来对交换机中收到的数据进行分类控制,将不同的数据放进对应的数据缓冲区中。

    一种安全可靠的FPGA远程升级方法

    公开(公告)号:CN109710295B

    公开(公告)日:2022-05-27

    申请号:CN201811403075.9

    申请日:2018-11-23

    Inventor: 王啸林 郭申

    Abstract: 本发明涉及一种安全可靠的FPGA远程升级方法,其中,包括:首先执行安全模式Bootrom,进入安全模式,安全模式下,系统接收现场总线远程传输来的更新数据,对包含工作模式系统镜像数据的存储介质进行更新;工作模式fsbl启动后,根据工作模式分区信息表的指引,加载后续启动所需的镜像;对工作模式镜像的fsbl进行修改,并在fsbl中加入从指定类型存储介质搜索并加载镜像的功能。本发明一种安全可靠的FPGA远程升级方法,借助FPGA本身的特性,通过双镜像配合的方式,可以避免一旦升级过程中发生突发情况导致升级失败,无法进入工作模式操作系统,依然可以进入安全模式重新对系统实现可靠的升级。

    PCIe从设备测试装置
    3.
    发明授权

    公开(公告)号:CN106649021B

    公开(公告)日:2019-04-09

    申请号:CN201611061914.4

    申请日:2016-11-25

    Abstract: 本发明公开了一种PCIe从设备测试装置,其中,包括:PCIe‑IP核,用于将PCIE事物层数据报文模块的输出数据包,转换为PCIe线路的物理信号;链路状态监控模块,将PCIe‑IP核的链路状态发送给处理器;PCIE事物层数据报文处理模块,用于将PCIe‑IP核的数据包进行解包并发送给被测设备行为监控模块;被测设备行为监控模块,判断被测设备返回数据包内是否正常,并将判断结果发送给处理器;测试激励编辑模块,用于按照处理器的测试指令,产生相应的测试数据,发送给PCIE事物层数据报文处理模块;处理器,用于根据用户指令产生相应的命令,并根据被测设备返回的数据包,输出给用户。

    一种基于共享内存的双机冗余热备设备

    公开(公告)号:CN109005070B

    公开(公告)日:2021-09-10

    申请号:CN201811007393.3

    申请日:2018-08-31

    Inventor: 卢秋实 王啸林

    Abstract: 本发明公开了一种基于共享内存的双机冗余热备设备,其中,包括:第一主处理器板第二主处理器板在上电后,通过协商确定一个为工作主机一个为备份主机;工作主机的FLEXRAY总线发送激活,备份机产生的运算结果不使能发送;备份机监控工作主机的数据输出并与备份机的运算结果进行比较,并记录工作机发送进度,当备份机升级到工作机时,会从比较差异处开始发送;备份主机根据心跳信号和心跳报文监测工作主机状态,当达到切换条件时,备份机会升级为工作主机同时复位工作主机,并接管工作机的业务,备份及切换为工作机。本发明的基于共享内存的双机冗余热备设备,保证在主机内任意一个板卡故障的情况下能完成正常工作流程,提高了系统可靠性。

    一种安全可靠地FPGA远程升级方法

    公开(公告)号:CN109710295A

    公开(公告)日:2019-05-03

    申请号:CN201811403075.9

    申请日:2018-11-23

    Inventor: 王啸林 郭申

    Abstract: 本发明涉及一种安全可靠地FPGA远程升级方法,其中,包括:首先执行安全模式Bootrom,进入安全模式,安全模式下,系统接收现场总线远程传输来的更新数据,对包含工作模式系统镜像数据的存储介质进行更新;工作模式fsbl启动后,根据工作模式分区信息表的指引,加载后续启动所需的镜像;对工作模式镜像的fsbl进行修改,并在fsbl中加入从指定类型存储介质搜索并加载镜像的功能。本发明一种安全可靠地FPGA远程升级方法,借助FPGA本身的特性,通过双镜像配合的方式,可以避免一旦升级过程中发生突发情况导致升级失败,无法进入工作模式操作系统,依然可以进入安全模式重新对系统实现可靠的升级。

    一种高同步的时间触发以太网装置及方法

    公开(公告)号:CN107483135B

    公开(公告)日:2019-03-19

    申请号:CN201710616838.7

    申请日:2017-07-26

    Inventor: 阎哲 王啸林 张力

    Abstract: 本发明公开了一种时间触发以太网交换机,其中,包括:交换/控制逻辑,用于进行交换机对其所连网络端系统进行控制;本地时钟,用于提供交换机整体的工作时钟;同步原语接收模块,用来接收由端系统发送来的数据,区分出时钟同步原语和传输数据帧,并向中央控制器传输这两部分数据;时钟同步模块,用于接收中央控制器发出的时钟同步控制命令,产生时钟同步具体信息,并实现时钟同步;时间触发器,用于提供时间触发事件所需的时间触发条件和时间信息;中央控制器,用于控制交换机内的各模块的工作;任务调度控制模块,依据任务调度表,用来对交换机中收到的数据进行分类控制,将不同的数据放进对应的数据缓冲区中。

    一种基于共享内存的双机冗余热备设备

    公开(公告)号:CN109005070A

    公开(公告)日:2018-12-14

    申请号:CN201811007393.3

    申请日:2018-08-31

    Inventor: 卢秋实 王啸林

    Abstract: 本发明公开了一种基于共享内存的双机冗余热备设备,其中,包括:第一主处理器板第二主处理器板在上电后,通过协商确定一个为工作主机一个为备份主机;工作主机的FLEXRAY总线发送激活,备份机产生的运算结果不使能发送;备份机监控工作主机的数据输出并与备份机的运算结果进行比较,并记录工作机发送进度,当备份机升级到工作机时,会从比较差异处开始发送;备份主机根据心跳信号和心跳报文监测工作主机状态,当达到切换条件时,备份机会升级为工作主机同时复位工作主机,并接管工作机的业务,备份及切换为工作机。本发明的基于共享内存的双机冗余热备设备,保证在主机内任意一个板卡故障的情况下能完成正常工作流程,提高了系统可靠性。

    一种基于Aurora总线的双机内存数据共享系统

    公开(公告)号:CN109033004B

    公开(公告)日:2021-05-25

    申请号:CN201810977787.5

    申请日:2018-08-27

    Abstract: 本发明涉及一种基于Aurora总线的双机内存数据共享系统,涉及数据共享技术领域。本发明的方案采用Xilinx提供的PCIe总线IP核与Aurora总线IP核配合本方案着重设计的Aurora传输层协议映射模块和Aurora链路管理模块实现了双机系统内存数据共享。本发明的方案中对数据链路层Aurora总线进行了传输层包装,实现了CPU地址域域共享虚拟地址域的映射,并设计了Aurora数据包格式和解析规则,完成了双机之间内存地址空间的透明映射。

    一种基于FPGA的PCIe与SRIO总线桥接系统

    公开(公告)号:CN107203484B

    公开(公告)日:2020-06-16

    申请号:CN201710498016.3

    申请日:2017-06-27

    Inventor: 王啸林 张力

    Abstract: 本发明公开了一种基于FPGA的PCIe与SRIO总线桥接系统,其中,PCIe IP核用于与上游设备数据交互,将上游设备发来的数据包转换为AXI4总线事务,将内部的AXI4总线事务转换为PCIe数据包,发送给上游设备;SRIO IP核,用于与对端SRIO设备通信;SRIO主模式DMA传输控制器模块用于主动发起数据请求;SRIO从模式DMA传输控制器模块用于响应对端设备的数据请求;Microblaze处理器用于执行系统初始化配置以及数据传输的调度工作;数据缓存模块用于PCIe与SRIO总线进行数据交互过程中,对中间过程数据进行暂存。

    一种基于Aurora总线的双机内存数据共享系统

    公开(公告)号:CN109033004A

    公开(公告)日:2018-12-18

    申请号:CN201810977787.5

    申请日:2018-08-27

    CPC classification number: G06F15/17

    Abstract: 本发明涉及一种基于Aurora总线的双机内存数据共享系统,涉及数据共享技术领域。本发明的方案采用Xilinx提供的PCIe总线IP核与Aurora总线IP核配合本方案着重设计的Aurora传输层协议映射模块和Aurora链路管理模块实现了双机系统内存数据共享。本发明的方案中对数据链路层Aurora总线进行了传输层包装,实现了CPU地址域域共享虚拟地址域的映射,并设计了Aurora数据包格式和解析规则,完成了双机之间内存地址空间的透明映射。

Patent Agency Ranking