基于FPGA的万兆以太网和RapidIO协议间高速数据交换系统

    公开(公告)号:CN107426246B

    公开(公告)日:2020-09-08

    申请号:CN201710769868.1

    申请日:2017-08-31

    Abstract: 本发明公开了一种基于FPGA的万兆以太网和RapidIO协议间高速数据交换系统,其中,包括:RapidIO网关拆分以太网包为RapidIO总线邮箱消息;以太网互连子系统的内部的处理模块与处理模块之间通过以太网交换模块互连,然后以太网互连子系统的外部通过RapidlO网关与RapidIO交换模块互连,之后通过RapidIO交换模块与RapidIO互连子系统内的各处理模块进行数据交互;IP网络数据包与RapidIO协议数据包在RapidlO网关内部进行相互转换;RapioIO邮箱消息接收处理模用于接收RapidIO消息,并转换成以太网包,万兆以太网包接收处理模块用于接收以太网包,并转换成RapidIO消息。

    基于FPGA的万兆以太网和RapidIO协议间高速数据交换系统

    公开(公告)号:CN107426246A

    公开(公告)日:2017-12-01

    申请号:CN201710769868.1

    申请日:2017-08-31

    Abstract: 本发明公开了一种基于FPGA的万兆以太网和RapidIO协议间高速数据交换系统,其中,包括:RapidIO网关拆分以太网包为RapidIO总线邮箱消息;以太网互连子系统的内部的处理模块与处理模块之间通过以太网交换模块互连,然后以太网互连子系统的外部通过RapidlO网关与RapidIO交换模块互连,之后通过RapidIO交换模块与RapidIO互连子系统内的各处理模块进行数据交互;IP网络数据包与RapidIO协议数据包在RapidlO网关内部进行相互转换;RapioIO邮箱消息接收处理模用于接收RapidIO消息,并转换成以太网包,万兆以太网包接收处理模块用于接收以太网包,并转换成RapidIO消息。

Patent Agency Ranking