一种非易失性内存的持久化方法和计算设备

    公开(公告)号:CN110088740A

    公开(公告)日:2019-08-02

    申请号:CN201780059962.6

    申请日:2017-09-30

    Abstract: 本申请公开了一种非易失性内存NVM的持久化方法和计算设备,内存控制器关联的至少两个内存写指令集合中每个内存写指令集合配置有信用度值,介质控制器关联的至少两个介质写指令集合中每个介质写指令集合配置为信用度值,通过写指令的收发状态和执行状态变更信用度值,多个内存写指令集合各自对应的信用度值与介质控制器中设置的多个介质写指令集合各自对应的信用度值保持同步,内存控制器与介质控制器的信用度值保持同步后,能准确根据信用度值查询写指令是否完成持久化。同时,通过设置多个内存写指令集合,在持久化查询时能实现以内存写指令集合为粒度的局部阻塞,以提高内存控制器的并行处理效率。

    一种非易失性内存的持久化方法和计算设备

    公开(公告)号:CN110088740B

    公开(公告)日:2021-10-19

    申请号:CN201780059962.6

    申请日:2017-09-30

    Abstract: 本申请公开了一种非易失性内存NVM的持久化方法和计算设备,内存控制器关联的至少两个内存写指令集合中每个内存写指令集合配置有信用度值,介质控制器关联的至少两个介质写指令集合中每个介质写指令集合配置为信用度值,通过写指令的收发状态和执行状态变更信用度值,多个内存写指令集合各自对应的信用度值与介质控制器中设置的多个介质写指令集合各自对应的信用度值保持同步,内存控制器与介质控制器的信用度值保持同步后,能准确根据信用度值查询写指令是否完成持久化。同时,通过设置多个内存写指令集合,在持久化查询时能实现以内存写指令集合为粒度的局部阻塞,以提高内存控制器的并行处理效率。

    一种非易失性内存的持久化方法和计算设备

    公开(公告)号:CN107885671B

    公开(公告)日:2021-09-14

    申请号:CN201610878743.8

    申请日:2016-09-30

    Abstract: 本申请公开了一种非易失性内存NVM的持久化方法和计算设备,内存控制器关联的至少两个内存写指令集合中每个内存写指令集合配置有信用度值,介质控制器关联的至少两个介质写指令集合中每个介质写指令集合配置为信用度值,通过写指令的收发状态和执行状态变更信用度值,多个内存写指令集合各自对应的信用度值与介质控制器中设置的多个介质写指令集合各自对应的信用度值保持同步,内存控制器与介质控制器的信用度值保持同步后,能准确根据信用度值查询写指令是否完成持久化。同时,通过设置多个内存写指令集合,在持久化查询时能实现以内存写指令集合为粒度的局部阻塞,以提高内存控制器的并行处理效率。

    一种非易失性内存的持久化方法和计算设备

    公开(公告)号:CN107885671A

    公开(公告)日:2018-04-06

    申请号:CN201610878743.8

    申请日:2016-09-30

    CPC classification number: G06F12/0873

    Abstract: 本申请公开了一种非易失性内存NVM的持久化方法和计算设备,内存控制器关联的至少两个内存写指令集合中每个内存写指令集合配置有信用度值,介质控制器关联的至少两个介质写指令集合中每个介质写指令集合配置为信用度值,通过写指令的收发状态和执行状态变更信用度值,多个内存写指令集合各自对应的信用度值与介质控制器中设置的多个介质写指令集合各自对应的信用度值保持同步,内存控制器与介质控制器的信用度值保持同步后,能准确根据信用度值查询写指令是否完成持久化。同时,通过设置多个内存写指令集合,在持久化查询时能实现以内存写指令集合为粒度的局部阻塞,以提高内存控制器的并行处理效率。

    一种模拟器及方法
    5.
    发明授权

    公开(公告)号:CN100530103C

    公开(公告)日:2009-08-19

    申请号:CN200710308572.6

    申请日:2007-12-29

    Inventor: 陈明宇 杨伟

    Abstract: 本发明涉及计算机领域,公开了一种模拟器及方法。所述模拟器中,包括指令级CPU模拟单元、时钟级CPU模拟单元、全CPU模拟单元、Trace数据导入工具或可执行脚本解释器、外部通信数据处理单元、用户动态链接库接口、串行切换处理单元以及并行协同处理单元。采取本发明中的一种模拟器及方法,可以使系统模拟在性能、精度以及扩展性等方面得到大幅度的提高。

    一种模拟器及方法
    6.
    发明公开

    公开(公告)号:CN101196828A

    公开(公告)日:2008-06-11

    申请号:CN200710308572.6

    申请日:2007-12-29

    Inventor: 陈明宇 杨伟

    Abstract: 本发明涉及计算机领域,公开了一种模拟器及方法。所述模拟器中,包括指令级CPU模拟单元、时钟级CPU模拟单元、全CPU模拟单元、Trace数据导入工具或可执行脚本解释器、外部通信数据处理单元、用户动态链接库接口、串行切换处理单元以及并行协同处理单元。采取本发明中的一种模拟器及方法,可以使系统模拟在性能、精度以及扩展性等方面得到大幅度的提高。

Patent Agency Ranking