-
公开(公告)号:CN107066707A
公开(公告)日:2017-08-18
申请号:CN201710188024.8
申请日:2017-03-27
Applicant: 中国科学院计算技术研究所
IPC: G06F17/50
CPC classification number: G06F17/5081 , G06F17/505
Abstract: 本发明提出一种使用快照的可调试性设计追踪方法及装置,涉及集成电路可调试性设计技术领域,该方法包括步骤1,设置追踪缓存与快照缓存的容量,确定追踪信号的宽度限制与快照信号的宽度限制;步骤2,根据所述追踪信号与所述快照信号的宽度限制,生成寄存器簇并迭代选择寄存器簇,从而确定所述追踪信号与所述快照信号;步骤3,根据所述追踪信号与所述快照信号,设置追踪结构,其中所述追踪结构包括追踪控制器、触发器、追踪总线、追踪缓存、快照缓存。本发明可以显著的提高调试数据的状态恢复率,增加硅后调试的可观测性,缩短硅后调试时间;本发明可以确定性的恢复关键信号;本发明可以减少追踪信号选择方法的运行时间。
-
公开(公告)号:CN107066707B
公开(公告)日:2019-07-30
申请号:CN201710188024.8
申请日:2017-03-27
Applicant: 中国科学院计算技术研究所
IPC: G06F17/50
Abstract: 本发明提出一种使用快照的可调试性设计追踪方法及装置,涉及集成电路可调试性设计技术领域,该方法包括步骤1,设置追踪缓存与快照缓存的容量,确定追踪信号的宽度限制与快照信号的宽度限制;步骤2,根据所述追踪信号与所述快照信号的宽度限制,生成寄存器簇并迭代选择寄存器簇,从而确定所述追踪信号与所述快照信号;步骤3,根据所述追踪信号与所述快照信号,设置追踪结构,其中所述追踪结构包括追踪控制器、触发器、追踪总线、追踪缓存、快照缓存。本发明可以显著的提高调试数据的状态恢复率,增加硅后调试的可观测性,缩短硅后调试时间;本发明可以确定性的恢复关键信号;本发明可以减少追踪信号选择方法的运行时间。
-
公开(公告)号:CN107015628B
公开(公告)日:2020-08-28
申请号:CN201710203437.9
申请日:2017-03-30
Applicant: 中国科学院计算技术研究所
IPC: G06F1/3221 , G06F1/3234
Abstract: 本发明提出一种面向近似应用的低开销DRAM刷新方法及系统,涉及存储器设计技术领域,该方法包括静态匹配映射步骤,离线获取应用的全局访存信息,分析所述全局访存信息中每个内存行的最大重用距离,将每个内存行中的内容迁移到保存时间大于所述最大重用距离的内存行中;动态阈值调整步骤,每隔一段时间,周期性的根据历史映射结果预测每个映射周期的最大重用距离,并在DRAM保持时间分布中匹配相应的内存行。本发明在进行程序数据在内存中存储的映射和迁移之后,静态匹配映射方法的错误率几乎为零,动态匹配映射方法的错误率可以控制在0.7%以内,两种方法均能够将原有刷新能耗节省99%以上。
-
公开(公告)号:CN107015628A
公开(公告)日:2017-08-04
申请号:CN201710203437.9
申请日:2017-03-30
Applicant: 中国科学院计算技术研究所
IPC: G06F1/32
Abstract: 本发明提出一种面向近似应用的低开销DRAM刷新方法及系统,涉及存储器设计技术领域,该方法包括静态匹配映射步骤,离线获取应用的全局访存信息,分析所述全局访存信息中每个内存行的最大重用距离,将每个内存行中的内容迁移到保存时间大于所述最大重用距离的内存行中;动态阈值调整步骤,每隔一段时间,周期性的根据历史映射结果预测每个映射周期的最大重用距离,并在DRAM保持时间分布中匹配相应的内存行。本发明在进行程序数据在内存中存储的映射和迁移之后,静态匹配映射方法的错误率几乎为零,动态匹配映射方法的错误率可以控制在0.7%以内,两种方法均能够将原有刷新能耗节省99%以上。
-
-
-