基于两级交换架构的DSP处理器阵列实现方法

    公开(公告)号:CN103631527A

    公开(公告)日:2014-03-12

    申请号:CN201210296106.1

    申请日:2012-08-20

    Abstract: 本发明涉及一种基于两级交换架构的DSP处理器阵列实现方法;具体为:采用两级交换互连的方式将N个高性能DSP处理器进行紧耦合连接,组成DSP处理器阵列;一级互连通过RapidIO交换接口实现每个底板单元内的各DSP处理器间的互连,二级互连通过Infiniband交换接口实现M个底板单元间的连接;在一级互连中,采用刀片服务器作为底板单元的底板,每个底板承载P片DSP处理器芯片;刀片服务器通过FPGA和连接器建立底板单元对外连接的IB接口,各DSP处理器芯片与FPGA通过SRIO技术交换互连,FPGA再通过连接器连接IB接口;在二级互连中,各底板单元的IB接口通过Infiniband交换芯片连接在一起;本发明能够提供更高的数字处理能力,有效提高了系统效能。

    基于缓存再分配的层次化片上网络路由器的控制方法

    公开(公告)号:CN104780122A

    公开(公告)日:2015-07-15

    申请号:CN201510126871.2

    申请日:2015-03-23

    Abstract: 本发明涉及一种基于缓存再分配的层次化片上网络路由器的控制方法,具体为:基于缓存再分配的层次化片上网络路由器含有输入模块、路由仲裁器和交叉开关模块,输入模块中含有输入缓存模块、地址译码器和端口控制器;首先判断输入缓存模块是否有数据包,然后根据数据包flit类型进行路由;地址译码器首先对输入缓存模块中可转发的head flit数据包进行地址解析,确定路由目的地址,然后依据路由算法向相应端口对应的仲裁器发出请求;一旦接收到仲裁器的响应信号,在判定下一级节点输入缓存有空闲之后,端口控制器将控制交叉开关模块把数据包flit从输入缓存模块转发至对应的输出端口,完成数据包一次路由转发;本发明使得通信的效率高、性能好、实现成本低。

    基于缓存再分配的层次化片上网络路由器的控制方法

    公开(公告)号:CN104780122B

    公开(公告)日:2018-09-11

    申请号:CN201510126871.2

    申请日:2015-03-23

    Abstract: 本发明涉及一种基于缓存再分配的层次化片上网络路由器的控制方法,具体为:基于缓存再分配的层次化片上网络路由器含有输入模块、路由仲裁器和交叉开关模块,输入模块中含有输入缓存模块、地址译码器和端口控制器;首先判断输入缓存模块是否有数据包,然后根据数据包flit类型进行路由;地址译码器首先对输入缓存模块中可转发的head flit数据包进行地址解析,确定路由目的地址,然后依据路由算法向相应端口对应的仲裁器发出请求;一旦接收到仲裁器的响应信号,在判定下一级节点输入缓存有空闲之后,端口控制器将控制交叉开关模块把数据包flit从输入缓存模块转发至对应的输出端口,完成数据包一次路由转发;本发明使得通信的效率高、性能好、实现成本低。

Patent Agency Ranking