处理器及其控制方法
    1.
    发明授权

    公开(公告)号:CN114026554B

    公开(公告)日:2024-05-24

    申请号:CN202080047025.0

    申请日:2020-07-09

    Abstract: 提供了一种处理器。所述处理器包括被配置为以矩阵形式布置的多个处理元件和控制器,其中,所述控制器被配置为在多个周期期间控制所述多个处理元件处理目标数据,控制第一处理元件使得每个第一处理元件对从相邻第一处理元件提供的数据和输入的第一元素进行运算,并且将包括在所述多个元素中的第二行中的每个第二元素输入到所述多个处理元件中的布置在第二行中的第二处理元件,控制第二处理元件,使得每个第二处理元件对从相邻第二处理元件提供的数据和输入的第二元素进行运算,并且对从第一处理元件中的同一列中的相邻第一处理元件提供的数据和预先存储的运算数据进行运算。

    电子设备及其数据压缩方法

    公开(公告)号:CN107924350B

    公开(公告)日:2022-01-25

    申请号:CN201680047598.7

    申请日:2016-08-04

    Abstract: 公开了一种电子设备及其数据压缩方法。根据本发明的电子设备的数据压缩方法,该方法包括以下步骤:压缩页面;确定包括在压缩的页面中的数据是否存储在存储器中;以及当确定的结果显示包括在压缩的页面中的数据与先前存储的数据相同时,将压缩的页面与先前存储在存储器中的数据合并。因此,电子设备可以防止包括相同或相似数据的页面被多次存储在交换区域中,从而提升存储器保证效率。

    处理器及其控制方法
    5.
    发明公开

    公开(公告)号:CN114026554A

    公开(公告)日:2022-02-08

    申请号:CN202080047025.0

    申请日:2020-07-09

    Abstract: 提供了一种处理器。所述处理器包括被配置为以矩阵形式布置的多个处理元件和控制器,其中,所述控制器被配置为在多个周期期间控制所述多个处理元件处理目标数据,控制第一处理元件使得每个第一处理元件对从相邻第一处理元件提供的数据和输入的第一元素进行运算,并且将包括在所述多个元素中的第二行中的每个第二元素输入到所述多个处理元件中的布置在第二行中的第二处理元件,控制第二处理元件,使得每个第二处理元件对从相邻第二处理元件提供的数据和输入的第二元素进行运算,并且对从第一处理元件中的同一列中的相邻第一处理元件提供的数据和预先存储的运算数据进行运算。

    电子设备及其数据压缩方法

    公开(公告)号:CN107924350A

    公开(公告)日:2018-04-17

    申请号:CN201680047598.7

    申请日:2016-08-04

    CPC classification number: G06F11/14 H03M7/30

    Abstract: 公开了一种电子设备及其数据压缩方法。根据本发明的电子设备的数据压缩方法,该方法包括以下步骤:压缩页面;确定包括在压缩的页面中的数据是否存储在存储器中;以及当确定的结果显示包括在压缩的页面中的数据与先前存储的数据相同时,将压缩的页面与先前存储在存储器中的数据合并。因此,电子设备可以防止包括相同或相似数据的页面被多次存储在交换区域中,从而提升存储器保证效率。

    在多核系统中分配中断的方法和设备

    公开(公告)号:CN103765399A

    公开(公告)日:2014-04-30

    申请号:CN201280041196.8

    申请日:2012-08-10

    CPC classification number: G06F13/24 Y02D10/14

    Abstract: 本发明涉及用于在多核系统中分配中断的装置及方法。根据本发明的一个实施方式,提供一种用于中断分配装置的分配中断的方法,所述中断分配装置包括记录多核系统中的每个内核的中断处理能力的中断控制寄存器单元,该方法可以包括:接收中断的接收步骤;当接收到中断时,检查中断控制寄存器单元的检查步骤;以及将中断分配给在检查步骤中已被检查为中断处理已启用状态的内核的分配步骤。当内核被分配中断时,内核向中断控制寄存器单元发送表示与被改变为中断处理已禁用状态的并且可以处理中断的内核对应的中断控制寄存器的信号。根据本发明一个实施方式中,可以提供一种在多核系统中用于分配中断的方法及用于高效和快速地中断处理的装置。

Patent Agency Ranking