用于改善倍频性能的检测控制装置

    公开(公告)号:CN100442654C

    公开(公告)日:2008-12-10

    申请号:CN200410100323.4

    申请日:2001-07-10

    Inventor: 金正镐

    CPC classification number: H03B19/14

    Abstract: 本发明涉及一种在集成电路中实现的倍频器电路。按照本发明的一种检测控制装置,用于响应具有预定频率的输入信号,控制与输入信号同相的第一信号和与输入信号异相的第二信号相乘,该检测控制装置包括:相位检测器,用于输出与第一信号和第二信之间的相位差成正比的电压;转换器,用于生成与该电压成正比的电流;和驱动缓冲器,用于响应第一和第二缓冲器的输出信号对转换器的输出信号进行缓冲,分别缓冲第一和第二信号,并输出用于控制第三缓冲器的第一控制信号和用于控制第四缓冲器的第二控制信号。通过采用本发明的检测控制装置,即使在处理环境和温度发生变化时也能改善倍频性能。

    具有用于改善倍频性能的检测控制单元的倍频器电路

    公开(公告)号:CN1183659C

    公开(公告)日:2005-01-05

    申请号:CN01122840.7

    申请日:2001-07-10

    Inventor: 金正镐

    CPC classification number: H03B19/14

    Abstract: 一种倍频性能改善的、在集成电路中实现的倍频器电路,包括:移相器、第一缓冲器、第二缓冲器、检测控制单元、第三缓冲器、第四缓冲器、乘法器、输出缓冲器。移相器响应具有预定频率的输入信号输出与输入信号同相的第一信号和与输入信号异相的第二信号。第一和第二缓冲器分别对第一和第二信号进行滤波和缓冲。检测控制单元响应第一和第二信号、第一和第二缓冲器的输出信号,检测第一和第二信号之间的相位差并输出第一和第二控制信号。第三缓冲器响应第一控制信号对第一缓冲器的输出信号进行缓冲。第四缓冲器响应第二控制信号对第二缓冲器的输出信号进行缓冲。乘法器将第三和第四缓冲器的输出信号相乘。第一和第二信号相位相差约90°。

    神经网络计算系统与执行神经网络模型的方法

    公开(公告)号:CN117332828A

    公开(公告)日:2024-01-02

    申请号:CN202310781371.7

    申请日:2023-06-28

    Abstract: 一种神经网络计算系统,包括:处理器,该处理器包括被配置为执行神经网络模型的异构计算设备;存储器,该存储器被配置为缓冲神经网络模型的输入数据和输出数据;存储器控制器,该存储器控制器被配置为控制存储器的数据输入和数据输出;以及系统总线,该系统总线被配置为支持处理器与存储器控制器之间的通信。该处理器:基于神经网络模型的目标端到端执行时间来确定包括在神经网络模型中的每个节点的目标执行时间;基于用于执行每个节点的目标计算设备、每个节点的工作量和每个节点的目标执行时间来控制包括异构计算设备、存储器控制器和系统总线的硬件设备的工作频率,并且通过在工作频率下进行工作来执行神经网络模型。

    用于改善倍频性能的检测控制装置

    公开(公告)号:CN1627629A

    公开(公告)日:2005-06-15

    申请号:CN200410100323.4

    申请日:2001-07-10

    Inventor: 金正镐

    CPC classification number: H03B19/14

    Abstract: 本发明涉及一种在集成电路中实现的倍频器电路。按照本发明的一种检测控制装置,用于响应具有预定频率的输入信号,控制与输入信号同相的第一信号和与输入信号异相的第二信号相乘,该检测控制装置包括:相位检测器,用于输出与第一信号和第二信号之间的相位差成正比的电压;转换器,用于生成与该电压成正比的电流;和驱动缓冲器,用于响应第一和第二缓冲器的输出信号对转换器的输出信号进行缓冲,分别缓冲第一和第二信号,并输出用于控制第三缓冲器的第一控制信号和用于控制第四缓冲器的第二控制信号。通过采用本发明的检测控制装置,即使在处理环境和温度发生变化时也能改善倍频性能。

    具有用于改善倍频性能的检测控制单元的倍频器电路

    公开(公告)号:CN1346175A

    公开(公告)日:2002-04-24

    申请号:CN01122840.7

    申请日:2001-07-10

    Inventor: 金正镐

    CPC classification number: H03B19/14

    Abstract: 一种倍频性能改善的、在集成电路中实现的倍频器电路,包括:移相器、第一缓冲器、第二缓冲器、检测控制单元、第三缓冲器、第四缓冲器、乘法器、输出缓冲器。移相器响应具有预定频率的输入信号输出与输入信号同相的第一信号和与输入信号异相的第二信号。第一和第二缓冲器分别对第一和第二信号进行滤波和缓冲。检测控制单元响应第一和第二信号、第一和第二缓冲器的输出信号,检测第一和第二信号之间的相位差并输出第一和第二控制信号。第三缓冲器响应第一控制信号对第一缓冲器的输出信号进行缓冲。第四缓冲器响应第二控制信号对第二缓冲器的输出信号进行缓冲。乘法器将第三和第四缓冲器的输出信号相乘。第一和第二信号相位相差约90°。

Patent Agency Ranking