RAID-6数据存储装置以及包括其的数据处理系统

    公开(公告)号:CN107037982B

    公开(公告)日:2021-06-08

    申请号:CN201611195390.8

    申请日:2016-12-22

    Abstract: 提供RAID‑6数据存储装置以及包括其的数据处理系统。提供一种数据存储装置。所述数据存储装置包括:存储介质,被配置为存储包括在条带集中的数据块;控制器,连接到存储介质,并且被配置为:在数据块之中的设置在一列中的第一数据块的读取操作期间,将第一数据块进行解码;基于第一数据块的读取故障,读取数据块之中的设置在所述列中的第一组数据块。

    存储控制器和存储控制器的操作方法

    公开(公告)号:CN114974362A

    公开(公告)日:2022-08-30

    申请号:CN202210155364.1

    申请日:2022-02-21

    Abstract: 提供了存储控制器和存储控制器的操作方法。所述存储控制器包括:处理电路系统,被配置为:从与RAID(廉价磁盘冗余阵列)连接的多个非易失性存储器装置中的每个读取子条带数据,检查子条带数据中的至少一个的错误信息,以及响应于子条带数据中的所述至少一个具有不可纠正错误,执行RAID恢复操作;以及RAID存储器,存储RAID恢复操作的计算结果。

    存储装置和操作存储装置的方法

    公开(公告)号:CN111679784A

    公开(公告)日:2020-09-18

    申请号:CN202010081227.9

    申请日:2020-02-06

    Inventor: 李钟沅 金吉焕

    Abstract: 提供一种存储装置和用于操作存储装置的方法。存储装置包括处理电路,所述处理电路被配置为:在非易失性存储器上写入多流数据;生成所述多流数据的奇偶校验数据和/或所述奇偶校验数据所依据的中间奇偶校验数据;将所述奇偶校验数据和/或所述中间奇偶校验数据存储在第一存储器中;以及在所述第一存储器与第二存储器之间执行数据交换,其中,所述第一存储器中的多个槽位的槽位数量取决于所述非易失性存储器的程序缓冲的执行单元的数量。

    存储装置和操作存储装置的方法

    公开(公告)号:CN111679784B

    公开(公告)日:2023-10-24

    申请号:CN202010081227.9

    申请日:2020-02-06

    Inventor: 李钟沅 金吉焕

    Abstract: 提供一种存储装置和用于操作存储装置的方法。存储装置包括处理电路,所述处理电路被配置为:在非易失性存储器上写入多流数据;生成所述多流数据的奇偶校验数据和/或所述奇偶校验数据所依据的中间奇偶校验数据;将所述奇偶校验数据和/或所述中间奇偶校验数据存储在第一存储器中;以及在所述第一存储器与第二存储器之间执行数据交换,其中,所述第一存储器中的多个槽位的槽位数量取决于所述非易失性存储器的程序缓冲的执行单元的数量。

    以RAID方式存储数据的存储装置

    公开(公告)号:CN108073357B

    公开(公告)日:2022-07-26

    申请号:CN201710986336.3

    申请日:2017-10-20

    Abstract: 一种以RAID方式存储数据的存储装置。存储装置包括多个非易失性存储器和控制器。所述多个非易失性存储器被配置为分配地存储条带集的第一条带和第二条带。所述控制器包括所述控制器内的第一存储器和第二存储器。所述控制器被配置为:从主机接收第一条带和第二条带,将第一条带和第二条带分配地存储在所述多个非易失性存储器中,并基于第一条带和第二条带执行奇偶校验运算。所述控制器被配置为:基于第一条带,产生中间奇偶校验;将中间奇偶校验存储在第一存储器中。如果奇偶校验运算被停止,则所述控制器被配置为将存储在第一存储器中的中间奇偶校验移动到第二存储器。

    以RAID方式存储数据的存储装置

    公开(公告)号:CN108073357A

    公开(公告)日:2018-05-25

    申请号:CN201710986336.3

    申请日:2017-10-20

    Abstract: 一种以RAID方式存储数据的存储装置。存储装置包括多个非易失性存储器和控制器。所述多个非易失性存储器被配置为分配地存储条带集的第一条带和第二条带。所述控制器包括所述控制器内的第一存储器和第二存储器。所述控制器被配置为:从主机接收第一条带和第二条带,将第一条带和第二条带分配地存储在所述多个非易失性存储器中,并基于第一条带和第二条带执行奇偶校验运算。所述控制器被配置为:基于第一条带,产生中间奇偶校验;将中间奇偶校验存储在第一存储器中。如果奇偶校验运算被停止,则所述控制器被配置为将存储在第一存储器中的中间奇偶校验移动到第二存储器。

Patent Agency Ranking