-
公开(公告)号:CN109427778B
公开(公告)日:2024-03-29
申请号:CN201810993514.X
申请日:2018-08-29
Applicant: 三星电子株式会社
IPC: H01L27/088 , H01L21/8234
Abstract: 本公开提供了半导体器件。一种半导体器件包括:在基板上的第一鳍型图案;在基板上的第二鳍型图案,平行于第一鳍型图案;以及在第一鳍型图案和第二鳍型图案上的外延图案。外延图案可以包括在第一鳍型图案和第二鳍型图案上的共用半导体图案。共用半导体图案可以包括与第一鳍型图案相邻的第一侧壁和与第二鳍型图案相邻的第二侧壁。第一侧壁可以包括第一下晶面、在第一下晶面上的第一上晶面、以及连接第一下晶面和第一上晶面的第一连接曲面。第二侧壁可以包括第二下晶面、在第二下晶面上的第二上晶面、以及连接第二下晶面和第二上晶面的第二连接曲面。
-
公开(公告)号:CN107039507A
公开(公告)日:2017-08-11
申请号:CN201611034830.1
申请日:2016-11-18
Applicant: 三星电子株式会社
IPC: H01L29/417 , H01L29/423 , H01L29/78
CPC classification number: H01L27/1104 , H01L21/823431 , H01L23/485 , H01L23/5283 , H01L27/0886 , H01L29/0847 , H01L29/161 , H01L29/41791 , H01L29/456 , H01L29/66545 , H01L29/7848 , H01L29/78 , H01L29/41725 , H01L29/42316
Abstract: 一种半导体器件可以包括第一有源鳍、多个第二有源鳍、第一源/漏极层结构以及第二源/漏极层结构。第一有源鳍可以在基板的第一区域上。第二有源鳍可以在基板的第二区域上。第一栅结构和第二栅结构可以分别在第一有源鳍和第二有源鳍上。第一源/漏极层结构可以在第一有源鳍的与第一栅结构相邻的部分上。第二源/漏极层结构可以共同地接触第二有源鳍的邻近于第二栅结构的上表面,第二源/漏极层结构的顶表面可以比第一源/漏极层状结构的顶表面到基板的表面更远离基板的表面。
-
公开(公告)号:CN117293163A
公开(公告)日:2023-12-26
申请号:CN202310745539.9
申请日:2023-06-21
Applicant: 三星电子株式会社
IPC: H01L29/06 , H01L29/78 , H01L21/336
Abstract: 一种半导体器件包括:有源区,在基板上在第一方向上延伸;多个半导体层,在有源区上在垂直方向上彼此间隔开,所述多个半导体层包括下半导体层和上半导体层;栅极结构,在基板上在第二方向上延伸以与有源区和所述多个半导体层交叉;以及源极/漏极区,在有源区上并接触所述多个半导体层。源极/漏极区包括第一外延层和第二外延层,第一外延层包括在下半导体层的侧表面上的第一层和提供在有源区上并接触有源区的第二层,第二外延层在第一方向上接触上半导体层的侧表面,并且第一层在第二外延层与下半导体层的侧表面之间。
-
公开(公告)号:CN117133807A
公开(公告)日:2023-11-28
申请号:CN202310589378.9
申请日:2023-05-24
Applicant: 三星电子株式会社
IPC: H01L29/78 , H01L27/092 , H01L29/45
Abstract: 一种半导体器件包括:有源图案,包括下部图案和在第一方向上与下部图案间隔开的多个片状图案;多个栅极结构,设置在下部图案上以在第二方向上彼此间隔开,每个栅极结构包括栅电极和栅极绝缘膜;源极/漏极凹陷,限定在相邻的栅极结构之间;以及填充源极/漏极凹陷的源极/漏极图案。每个源极/漏极图案可以包括沿着源极/漏极凹陷的侧壁和底表面延伸的第一半导体衬垫、在第一半导体衬垫上并沿着源极/漏极凹陷的侧壁和底表面延伸的第二半导体衬垫、以及在第二半导体衬垫上并填充源极/漏极凹陷的填充半导体膜。第二半导体衬垫可以掺有碳,第一半导体衬垫可以与下部图案和片状图案接触,同时第一半导体衬垫可以包括未碳掺杂区域。
-
公开(公告)号:CN108231891A
公开(公告)日:2018-06-29
申请号:CN201711108354.8
申请日:2017-11-09
Applicant: 三星电子株式会社
IPC: H01L29/78 , H01L29/45 , H01L27/092
CPC classification number: H01L29/41725 , H01L21/02425 , H01L21/28518 , H01L21/32053 , H01L21/823814 , H01L21/823821 , H01L23/485 , H01L27/0924 , H01L29/0847 , H01L29/165 , H01L29/41791 , H01L29/42356 , H01L29/517 , H01L29/66545 , H01L29/7848 , H01L2924/0002 , H01L29/785 , H01L29/456
Abstract: 本发明提供一种半导体器件,其包括:衬底,所述衬底具有有源区;栅极结构,所述栅极结构设置在所述有源区上;源/漏区,所述源/漏区分别形成在所述有源区的在所述栅极结构的两侧的部分内;金属硅化物层,所述金属硅化物层设置在每个所述源/漏区的表面上;以及接触栓,所述接触栓设置在所述源/漏区上并且通过所述金属硅化物层分别电连接至所述源/漏区。所述金属硅化物层被形成为具有单晶结构。
-
公开(公告)号:CN109904161B
公开(公告)日:2024-05-03
申请号:CN201811311113.8
申请日:2018-11-06
Applicant: 三星电子株式会社
IPC: H10B10/00
Abstract: 公开了一种半导体器件,该半导体器件包括:衬底,该衬底包括从衬底的顶表面垂直地突出的第一有源图案;以及填充形成在第一有源图案的上部上的第一凹部的第一源极/漏极图案。该第一源极/漏极图案包括第一半导体图案和位于第一半导体图案上的第二半导体图案。第一半导体图案具有第一面、第二面和当第一面和第二面彼此会合时限定的第一角边缘。该第二半导体图案覆盖第一半导体图案的第一面和第二面并暴露第一角边缘。
-
公开(公告)号:CN117199111A
公开(公告)日:2023-12-08
申请号:CN202310514951.X
申请日:2023-05-09
Applicant: 三星电子株式会社
IPC: H01L29/06 , H01L21/336 , H01L29/78 , H01L27/092 , H01L21/8238
Abstract: 一种半导体装置,包括:包括有源图案的衬底;沟道图案,其位于所述有源图案上,所述沟道图案包括多个间隔开并竖直堆叠的半导体图案;源极/漏极图案,其连接到所述多个半导体图案;栅电极,其位于所述多个半导体图案上,所述栅电极包括介于所述多个半导体图案中的相邻半导体图案之间的部分;以及内间隔件,其介于所述栅电极的所述部分与所述源极/漏极图案之间,其中,所述内间隔件是由式(MO)表示的结晶金属氧化物,其中,(O)是氧原子,并且(M)是选自由Mg、Be和Ga组成的组的金属原子。
-
公开(公告)号:CN117174713A
公开(公告)日:2023-12-05
申请号:CN202310302802.7
申请日:2023-03-23
Applicant: 三星电子株式会社
IPC: H01L27/088 , H01L21/8234
Abstract: 提供了半导体装置及其制造方法。该半导体装置包括:鳍状有源区域;器件隔离层,覆盖位于基底上的鳍状有源区域的两个侧壁;栅极结构;纳米片结构,包括多个纳米片;以及源极/漏极区域,设置在鳍状有源区域上并且与栅极结构相邻,其中,源极/漏极区域中的每个源极/漏极区域包括顺序堆叠的缓冲层、内部杂质层和中心杂质层,其中,缓冲层填充两个竖直相邻的纳米片之间的第一凹进和鳍状有源区域的顶表面与纳米片之间的第二凹进,并且其中,所述多个纳米片接触内部杂质层的侧表面。
-
公开(公告)号:CN115706149A
公开(公告)日:2023-02-17
申请号:CN202210628825.2
申请日:2022-06-06
Applicant: 三星电子株式会社
Abstract: 提供了一种半导体装置。所述半导体装置包括:有源图案,具有下部图案和在第一方向上与下部图案间隔开的片状图案;源/漏图案,在下部图案上,源/漏图案与片状图案接触;以及栅极结构,在源/漏图案的相对侧上,栅极结构沿第二方向彼此间隔开并且包括围绕片状图案的栅电极,其中,源/漏图案包括:第一外延区域,具有锑和铋中的至少一种,第一外延区域具有与下部图案接触但不与片状图案接触的底部,并且底部的厚度在第二方向上远离栅极结构增大然后减小;以及第二外延区域,在第一外延区域上,第二外延区域包括磷。
-
公开(公告)号:CN110137137B
公开(公告)日:2023-12-05
申请号:CN201910103231.8
申请日:2019-02-01
Applicant: 三星电子株式会社
IPC: H01L21/8238 , H01L29/78
Abstract: 一种集成电路半导体器件包括:第一区域,具有第一有源图案,该第一有源图案具有第一突出部分和第一凹陷部分;以及第二区域,具有第二有源图案,该第二有源图案具有第二突出部分和第二凹陷部分。第一栅极图案在第一突出部分上。第二栅极图案在第二突出部分上。第一源极/漏极区域在第一有源图案的第一凹陷部分之一上且在第一栅极图案中的两个之间。第一源极/漏极区域在其上部具有第一增强外延层。第二源极/漏极区域在第二有源图案的第二凹陷部分之一上且在第二栅极图案中的两个之间。第二源极/漏极区域具有第二增强外延层,该第二增强外延层具有与第一增强外延层的第一外延生长表面不同地成形的外延生长表面。
-
-
-
-
-
-
-
-
-