锁相环的鉴相器
    1.
    发明授权

    公开(公告)号:CN1068473C

    公开(公告)日:2001-07-11

    申请号:CN95114846.X

    申请日:1995-04-06

    Inventor: W·登霍兰达

    Abstract: 一种锁相环电路包括鉴相器(101a,62)用于产生频率高于电视信号(VIDEOIN)行频的时钟信号(CLK)。鉴相器包括在出现水平同步脉冲(CSI)时置位的触发器(62)。提供分频的计数器(52)的输出(Q0-Q9)被解码,以便对触发器每个水平周期进行复位。除了该触发器外,对计数器的计数级而言仅使用组合逻辑部件(101a)以产生相位误差指示信号(OUT),该信号(OUT)经低通滤波器(54)耦合到锁相环电路的振荡器(53)的控制输入端(53a)。

    锁相环的鉴相器
    2.
    发明公开

    公开(公告)号:CN1112753A

    公开(公告)日:1995-11-29

    申请号:CN95114846.X

    申请日:1994-04-06

    Inventor: W·登霍兰达

    CPC classification number: H04N5/126 H03L7/085 H03L7/191

    Abstract: 一种锁相环电路包括鉴相器(101a,62)用于产生频率高于电视信号(VIDEO IN)行频的时钟信号(CLK)。鉴相器包括在出现水平同步脉冲(CSI)时置位的触发器(62)。提供分频的计数器(52)的输出(Q0—Q9)被解码,以便对触发器每个水平周期进行复位。除了该触发器外,对计数器的计数级而言仅使用组合逻辑部件(101a)以产生相位误差指示信号(OUT),该信号(OUT)经低通滤波器(54)耦合到锁相环电路的振荡器(53)的控制输入端(53a)。

    视频信号箝位电路
    3.
    发明授权

    公开(公告)号:CN1078422C

    公开(公告)日:2002-01-23

    申请号:CN95114845.1

    申请日:1995-04-06

    Inventor: W·登霍兰达

    CPC classification number: H04N5/126 H03L7/085 H03L7/191

    Abstract: 视频分量U和V(经113、114)被施加到多路转接器(SMUX)的一个输入端。用箍位器(S100,VC)对多路转接器的输出信号(在113a上)进行箝位,该箝位器对每个视频信号分量而言是公用的。多路转接器的输入端位于箍位器的上游。被箝位的信号经模/数转换器(115)处理后施加到行存储器(116)上,使视频行加倍。

    视频信号筘位电路
    4.
    发明公开

    公开(公告)号:CN1133526A

    公开(公告)日:1996-10-16

    申请号:CN95114845.1

    申请日:1995-04-06

    Inventor: W·登霍兰达

    CPC classification number: H04N5/126 H03L7/085 H03L7/191

    Abstract: 视频分量U和V(经113、114)被施加到多路转接器(SMUX)的一个输入端。用箝位器(S100,VC)对多路转接器的输出信号(在113a上)进行箝位,该箝位器对每个视频信号分量而言是公用的。多路转接器的输入端位于箝位器的上游。被箝位的信号经模/数转换器(115)处理后施加到行存储器(116)上,使视频行加倍。

Patent Agency Ranking