-
公开(公告)号:CN111406268B
公开(公告)日:2024-01-23
申请号:CN201880077235.7
申请日:2018-10-04
Applicant: D-波系统公司
Inventor: 凯利·T·R·布思比
Abstract: 对具有越来越多数量的逻辑设备(例如,量子位)的可扩展处理器的操作有用的方法有利地利用QFP例如以实施移位寄存器、多路复用器(即,MUX)、解复用器(即,DEMUX)和永磁存储器(即,PMM)等,和/或采用XY或XYZ寻址方案,和/或采用跨设备的阵列以“编织的”模式延伸的控制线。这些所描述的方法中的许多方法特别适合于实施向这种处理器输入和/或从这种处理器输出。提供了包括超导数模转换器(DAC)的超导量子处理器。这些DAC能够使用动态电感来经由薄膜超导材料和/或一系列约瑟夫逊结储存能量,并且能够使用单回路或多回路设计。披露了包括
-
公开(公告)号:CN113544711B
公开(公告)日:2024-08-02
申请号:CN202080019406.8
申请日:2020-01-13
Applicant: D-波系统公司
Inventor: 詹姆斯·A·金 , 凯利·T·R·布思比 , 波·法雷·佩雷 , 威廉·W·伯诺迪
Abstract: 描述了用于操作混合计算系统的系统和方法,这些系统和方法使用聚类收缩来将较大的密集输入转换为可以容易地映射到量子处理器中的简化输入。该简化输入表示问题的全局结构。技术涉及将输入变量划分为多个聚类并对每个聚类进行收缩。可以使用不加权算术平均组对方法算法来划分这些输入变量。该量子处理器基于该简化输入返回样本,并且这些样本被扩展以对应于原始输入。
-
公开(公告)号:CN111406268A
公开(公告)日:2020-07-10
申请号:CN201880077235.7
申请日:2018-10-04
Applicant: D-波系统公司
Inventor: 凯利·T·R·布思比
Abstract: 对具有越来越多数量的逻辑设备(例如,量子位)的可扩展处理器的操作有用的方法有利地利用QFP例如以实施移位寄存器、多路复用器(即,MUX)、解复用器(即,DEMUX)和永磁存储器(即,PMM)等,和/或采用XY或XYZ寻址方案,和/或采用跨设备的阵列以“编织的”模式延伸的控制线。这些所描述的方法中的许多方法特别适合于实施向这种处理器输入和/或从这种处理器输出。提供了包括超导数模转换器(DAC)的超导量子处理器。这些DAC能够使用动态电感来经由薄膜超导材料和/或一系列约瑟夫逊结储存能量,并且能够使用单回路或多回路设计。披露了包括曲折结构的能量储存元件的特定构造。披露了DAC之间和/或与目标设备的电流连接以及电感连接。
-
公开(公告)号:CN113906449A
公开(公告)日:2022-01-07
申请号:CN202080040591.9
申请日:2020-06-11
Applicant: D-波系统公司
Inventor: 凯利·T·R·布思比
IPC: G06N10/00
Abstract: 一种量子处理器包括多个图块,该多个图块以第一网格布置,并且其中,该多个图块中的第一图块包括多个量子位(例如,超导量子位)。该量子处理器进一步包括移位寄存器、量子位读出器件、多个数模转换器(DAC)缓冲级、以及以第二网格布置的多个移位寄存器能加载的DAC,该移位寄存器包括通信地耦合到频率复用谐振(FMR)读出的至少一个移位寄存器级。该量子处理器可以进一步包括具有至少一个传输线电感的传输线、超导谐振器、以及将该超导谐振器通信地耦合到该传输线的耦合电容。数字处理器可以对该多个移位寄存器能加载的DAC中的至少一个DAC进行编程。对该第一图块的编程可以与对该多个图块中的第二图块的编程并行执行。
-
公开(公告)号:CN113544711A
公开(公告)日:2021-10-22
申请号:CN202080019406.8
申请日:2020-01-13
Applicant: D-波系统公司
Inventor: 詹姆斯·A·金 , 凯利·T·R·布思比 , 波·法雷·佩雷 , 威廉·W·伯诺迪
Abstract: 描述了用于操作混合计算系统的系统和方法,这些系统和方法使用聚类收缩来将较大的密集输入转换为可以容易地映射到量子处理器中的简化输入。该简化输入表示问题的全局结构。技术涉及将输入变量划分为多个聚类并对每个聚类进行收缩。可以使用不加权算术平均组对方法算法来划分这些输入变量。该量子处理器基于该简化输入返回样本,并且这些样本被扩展以对应于原始输入。
-
-
-
-