-
公开(公告)号:CN102473117A
公开(公告)日:2012-05-23
申请号:CN201080035689.1
申请日:2010-08-13
Applicant: 高通股份有限公司
IPC: G06F9/50
CPC classification number: G06F9/5016 , Y02D10/22
Abstract: 在用于对数据操作的硬件中定义了多个存储池。至少一个存储池具有比其它存储池低的延时。硬件组件对该较低延时存储池中的数据进行直接操作。
-
公开(公告)号:CN115443691B
公开(公告)日:2024-05-31
申请号:CN202080100011.0
申请日:2020-12-14
Applicant: 高通股份有限公司
Inventor: A·帕尔 , V·N·卡拉卡德克萨万南布迪里 , M·萨迪亚纳拉扬 , S·克里什纳穆尔蒂
Abstract: 本文描述的各方面涉及:在用户设备(UE)处激活UE的第一天线集合或相关联的通信资源,以测量用于在第一连接模式不连续接收(CDRX)时段中同步通信的第一同步信号块(SSB),而不激活UE的第二天线集合或相关联的通信资源以测量第二SSB;以及在UE处激活UE的第二天线集合或相关联的通信资源,以测量用于在第二CDRX时段中同步通信的第二SSB,而不激活第一集合以测量第一SSB。
-
公开(公告)号:CN102473117B
公开(公告)日:2015-02-04
申请号:CN201080035689.1
申请日:2010-08-13
Applicant: 高通股份有限公司
IPC: G06F9/50
CPC classification number: G06F9/5016 , Y02D10/22
Abstract: 在用于对数据操作的硬件中定义了多个存储池。至少一个存储池具有比其它存储池低的延时。硬件组件对该较低延时存储池中的数据进行直接操作。
-
公开(公告)号:CN115443691A
公开(公告)日:2022-12-06
申请号:CN202080100011.0
申请日:2020-12-14
Applicant: 高通股份有限公司
Inventor: A·帕尔 , V·N·卡拉卡德克萨万南布迪里 , M·萨迪亚纳拉扬 , S·克里什纳穆尔蒂
Abstract: 本文描述的各方面涉及:在用户设备(UE)处激活UE的第一天线集合或相关联的通信资源,以测量用于在第一连接模式不连续接收(CDRX)时段中同步通信的第一同步信号块(SSB),而不激活UE的第二天线集合或相关联的通信资源以测量第二SSB;以及在UE处激活UE的第二天线集合或相关联的通信资源,以测量用于在第二CDRX时段中同步通信的第二SSB,而不激活第一集合以测量第一SSB。
-
公开(公告)号:CN102473115B
公开(公告)日:2015-04-22
申请号:CN201080035505.1
申请日:2010-08-13
Applicant: 高通股份有限公司
IPC: G06F9/48
CPC classification number: G06F9/4843 , G06F9/3826 , G06F9/4812 , G06F9/5044 , Y02D10/22 , Y02D10/24
Abstract: 高效数据处理装置和方法包括由软件进行预编程的硬件组件。每一个硬件组件触发其它组件来完成其任务。在完成最后的预编程的硬件任务之后,硬件组件发出软件中断。
-
公开(公告)号:CN102473115A
公开(公告)日:2012-05-23
申请号:CN201080035505.1
申请日:2010-08-13
Applicant: 高通股份有限公司
IPC: G06F9/48
CPC classification number: G06F9/4843 , G06F9/3826 , G06F9/4812 , G06F9/5044 , Y02D10/22 , Y02D10/24
Abstract: 高效数据处理装置和方法包括由软件进行预编程的硬件组件。每一个硬件组件触发其它组件来完成其任务。在完成最后的预编程的硬件任务之后,硬件组件发出软件中断。
-
-
-
-
-