一种中断控制器及中断控制方法

    公开(公告)号:CN102855156B

    公开(公告)日:2015-05-27

    申请号:CN201110182489.5

    申请日:2011-06-30

    Abstract: 本发明属于涉及嵌入式系统领域,特别涉及一种中断控制器,包括接口模块、中断采样模块、中断选择模块和中断处理模块,利用类似插队的先进先出存储器实现不同优先级的排队,并且对同一中断源多次到达未处理也不会丢失中断,并提出了交互与非交互模式的概念,在同一个中断输出信号还未响应前,不再触发新的中断,而是把中断缓存在中断编号缓存模块的FIFO中,等MCU处理的中断服务程序退出时,清除中断临时屏蔽寄存器,避免了由于中断过多导致MCU处理不及时而丢掉中断的问题,并且中断控制器中断屏蔽过程中,可以通过中断编号存储模块缓存中断,在中断开启后,能够完整的恢复屏蔽期间的中断,本发明还提供了一种中断控制方法。

    一种模块调用方法和装置

    公开(公告)号:CN102736951B

    公开(公告)日:2014-08-13

    申请号:CN201110080904.6

    申请日:2011-03-31

    Inventor: 王琼 朱志辉 彭玲

    Abstract: 本发明涉及片上系统领域,尤其涉及一种片上系统模块调用方法和装置,所述方法包括:主控器配置DMA接口模块和硬件加速器模块,并设置硬件加速器模块采用DMA启动方式启动;硬件加速器模块运行完毕,发送中断给中断处理模块;中断处理模块接收到硬件处理模块发送的运行完毕中断,发送响应给主控器,主控器配置DMA接口模块输出数据;中断处理模块接收到DMA接口模块输出数据完毕中断,则调用结束;所述装置包括主控器模块、中断处理模块、DMA接口模块、至少1个硬件加速器模块;本发明能够减少主控器接收到的DMA中断次数,简化操作流程,减少了主控器处理数据的时间。

    一种中断控制器及中断控制方法

    公开(公告)号:CN102855156A

    公开(公告)日:2013-01-02

    申请号:CN201110182489.5

    申请日:2011-06-30

    Abstract: 本发明属于涉及嵌入式系统领域,特别涉及一种中断控制器,包括接口模块、中断采样模块、中断选择模块和中断处理模块,利用类似插队的先进先出存储器实现不同优先级的排队,并且对同一中断源多次到达未处理也不会丢失中断,并提出了交互与非交互模式的概念,在同一个中断输出信号还未响应前,不再触发新的中断,而是把中断缓存在中断编号缓存模块的FIFO中,等MCU处理的中断服务程序退出时,清除中断临时屏蔽寄存器,避免了由于中断过多导致MCU处理不及时而丢掉中断的问题,并且中断控制器中断屏蔽过程中,可以通过中断编号存储模块缓存中断,在中断开启后,能够完整的恢复屏蔽期间的中断,本发明还提供了一种中断控制方法。

    一种模块调用方法和装置

    公开(公告)号:CN102736951A

    公开(公告)日:2012-10-17

    申请号:CN201110080904.6

    申请日:2011-03-31

    Inventor: 王琼 朱志辉 彭玲

    Abstract: 本发明涉及片上系统领域,尤其涉及一种片上系统模块调用方法和装置,所述方法包括:主控器配置DMA接口模块和硬件加速器模块,并设置硬件加速器模块采用DMA启动方式启动;硬件加速器模块运行完毕,发送中断给中断处理模块;中断处理模块接收到硬件处理模块发送的运行完毕中断,发送响应给主控器,主控器配置DMA接口模块输出数据;中断处理模块接收到DMA接口模块输出数据完毕中断,则调用结束;所述装置包括主控器模块、中断处理模块、DMA接口模块、至少1个硬件加速器模块;本发明能够减少主控器接收到的DMA中断次数,简化操作流程,减少了主控器处理数据的时间。

    祖冲之算法密钥生成装置及方法

    公开(公告)号:CN102684870B

    公开(公告)日:2015-01-07

    申请号:CN201210126073.6

    申请日:2012-04-26

    Abstract: 本发明公开了一种ZUC算法密钥生成装置,包括接口模块,从高层协议模块获取初始密钥参数;iv计算模块,根据密钥模式计算加解密初始化向量或完整性校验初始化向量ivi;si计算模块,计算并存储si;s16计算模块,计算s16并发送计算结果到所述si计算模块;X计算模块,计算重组值Xj;W计算模块,计算密钥生产值W和中间变量W1、W2;R计算模块,计算R1、R2;密钥生成模块,在密钥生成阶段从所述X计算单元获取X3,从所述W计算单元获取W,生成密钥KEY_ZUC,本发明还公开了一种与所述装置相适应的ZUC算法密钥生成方法,为ZUC算法密钥生成提供了具体的实现方案。

    祖冲之算法密钥生成装置及方法

    公开(公告)号:CN102684870A

    公开(公告)日:2012-09-19

    申请号:CN201210126073.6

    申请日:2012-04-26

    Abstract: 本发明公开了一种ZUC算法密钥生成装置,包括接口模块,从高层协议模块获取初始密钥参数;iv计算模块,根据密钥模式计算加解密初始化向量或完整性校验初始化向量ivi;si计算模块,计算并存储si;s16计算模块,计算s16并发送计算结果到所述si计算模块;X计算模块,计算重组值Xj;W计算模块,计算密钥生产值W和中间变量W1、W2;R计算模块,计算R1、R2;密钥生成模块,在密钥生成阶段从所述X计算单元获取X3,从所述W计算单元获取W,生成密钥KEY_ZUC,本发明还公开了一种与所述装置相适应的ZUC算法密钥生成方法,为ZUC算法密钥生成提供了具体的实现方案。

Patent Agency Ranking