基于信噪比及路径度量的AD-SCL译码优化方法

    公开(公告)号:CN118367946A

    公开(公告)日:2024-07-19

    申请号:CN202410534301.6

    申请日:2024-04-30

    Abstract: 本发明提供了一种基于信噪比(Signal to Noise Ratio,SNR)和路径度量(Path Metric,PM)值的自适应初始列表大小及列表扩展大小的选取方法;该方法提出通过信噪比来决定起始列表大小同时通过译码失败时的PM值决定下一次译码列表扩展大小来降低译码复杂度。在译码之前,首先根据信噪比来选择合适的起始列表大小进行译码,若通过校验,则视为译码成功,结束译码;若未通过校验,则计算排序后的路径度量值的前L条路径的路径度量平均值与2L条路径的路径度量平均值的平均值,用来衡量下一次译码的前L'条路径的路径度量的平均值,得到下一次译码应该扩展的列表大小ΔL。与传统的AD‑SCL译码算法相比,该方法有效地降低了算法的复杂度。

    基于动态关键集的双重耦合极化码的译码算法

    公开(公告)号:CN118100961A

    公开(公告)日:2024-05-28

    申请号:CN202410267113.1

    申请日:2024-03-08

    Abstract: 本发明提出一种基于动态关键集的双重耦合极化码的译码算法。本发明构造算法的详细步骤如下:在首次译码的同时,通过公式计算每一比特位在每一条路径中的位度量值,从而判断该比特位的可靠程度,将可靠比特放入关键集中。对未能通过CRC校验的帧进行循环纠错后,将译码失败帧进行再次译码,在再次译码过程中,将关键集中的比特位进行硬判决,其余的比特位进行路径分裂,通过减少再次译码过程中的路径分裂操作数,进而减少总的译码复杂度和译码时延。

    基于移位修剪的多比特移位的SCL译码算法

    公开(公告)号:CN118316459A

    公开(公告)日:2024-07-09

    申请号:CN202410251633.3

    申请日:2024-03-05

    Abstract: 本发明提供了一种基于移位修剪的多比特移位的SCL译码算法;该方法对比SCLF译码算法和最新的移位修剪译码算法在信噪比较低情况下有更低的误码率。提出一个理论公式计算出每一个信息位的移位修剪度量值,并对冻结位给出的正确路径偏移信息将度量添加影响因子,通过大量仿真发现正确路径被删除的情况下,大多数位于在被删除的L条路径的前半段并且通过移位修剪可以在首位错误比特位之前修正译码路径。因此基于该发现,本发明提供的算法,与SCLF译码算法和最新的移位修剪译码算法相比,该方法在低信噪比时提高极化码的纠错性能,由于更精确的度量值在一定程度上减少部分复杂度。

    基于新的分段CRC结构的降重SCLF译码方法

    公开(公告)号:CN117650792A

    公开(公告)日:2024-03-05

    申请号:CN202311486982.5

    申请日:2024-01-12

    Abstract: 本发明提供了一种基于新的分段循环冗余校验(Cyclic Redundancy Check,CRC)结构的降重串行消除列表翻转(Successive Cancellation List Flip,SCLF)译码方法;该方法利用改进后的分段方法以降低其译码过程中不必要的冗余计算即译码出错后的无用译码,并且在翻转译码时采用一种降重翻转译码替代原始的翻转译码可以大幅减少计算复杂度。目前常用的分段方案基本都是分两段而不损失其误码性能,通过仿真发现分段的数量为四段时会损失掉大部分误码性能且数量为三段时不会损失误码性能,提出的方法与SCLF译码算法相比总体复杂度减少约50%,误码性能几乎不变。

    双重耦合极化码
    5.
    发明公开

    公开(公告)号:CN117478152A

    公开(公告)日:2024-01-30

    申请号:CN202311493522.5

    申请日:2023-11-09

    Abstract: 本发明提供了基于帧间极化码的一种新结构,并且提出了基于该结构的一种译码算法;该方法先对接收到的帧进行第一次CA‑SCL译码,若有帧未能通过CRC校验,则进行循环纠错译码步骤。首先,对耦合译码块进行循环纠错步骤。对每一未能纠错成功的耦合译码块进行两次尝试译码,直到遍历完所有的耦合译码块。若所有耦合编码块都纠错成功或是不能对所有耦合编码块纠错,结束遍历纠错步骤,否则,继续进行遍历纠错步骤。然后,将纠错成功的耦合编码块作为动态比特位并且对含有纠错成功的耦合编码块的帧进行CA‑SCL译码。若所有译码失败的帧都通过CRC或所有译码失败的帧都没有通过CRC,则退出循环纠错再译码步骤;否则,再次进行循环纠错步骤。通过不断的尝试纠错后译码,使得该发明与传统的CA‑SCL译码相比,译码性能能够得到较大的提升。

    基于奇偶校验辅助的ADSCL解码方法

    公开(公告)号:CN116846404A

    公开(公告)日:2023-10-03

    申请号:CN202310727973.4

    申请日:2023-06-19

    Abstract: 本发明提供了一种基于奇偶校验(Parity Check,PC)辅助的CRC辅助自适应串行抵消列表(Adaptive Successive Cancellation List Decoder with Cyclic Redundancy Check,ADSCL)解码方法;该方法提出在PC辅助自适应串行抵消列表解码(Adaptive Successive Cancellation List Decoder,ASCL)基础上加上CRC校验来改善PC‑ASCL解码算法的译码性能。在编码端,序列进行CRC编码后再进行PC编码,最后进行极化码编码;在译码端,当译码未通过PC校验时,路径扩展为,采用SCL继续译码;若译码通过PC校验,则进行CRC校验,若未通过CRC校验,路径扩展为,采用SCL继续译码;若通过CRC校验则提前结束译码。为进一步提高本发明的性能,根据信道的码长N、信息比特数K、CRC码数等参数提出公式来选择译码时最合适的PC码数量。与传统的PC‑ASCL和ADSCL解码算法相比,有效地提高了纠错性能。

Patent Agency Ranking